资深工程师告诉你嵌入式的出路

很多人对FPGA理解还停留在CPLD阶段,认为FPGA只是用来做一些逻辑接口或算法而已,那就大错特错了,如果你一直做FPGA的逻辑而又不是很精通,又或者做其它嵌入式(如单片机、ARM)开发可以看下这篇文章,或许对你有所帮助。

【视频】从边缘到云端的网络安全

赛灵思、英飞凌科技、安富利和 Mocana 合作推出符合 IEC 62443 标准的硬件和软件现成解决方案。

学会System Generator(16)——流水线设计方法详解

本文是该系列的第16篇。流水线(pipeline)是FPGA设计中经常提到的一种技巧,通过消耗更多的资源来提升系统的运行速度。本文将以FIR滤波器的设计为主题,详细介绍如何把一个设计“流水线化”,并进行时序分析体会流水线设计带来的好处。

【视频】Sony 的 SLVS-EC 标准

了解使用面向第三代 Pregius 成像器的索尼全新 SLVS-EC 接口标准。

Zynq-7000 PL端HDMI的显示控制

作者:OpenSLee

1 背景知识

您的设计中有低语者吗?

作者:德州仪器 Atul Patel

大家许多人可能都与“低语者”有过交谈—低语者是指说话声音超低几乎让人听不明白的人。与低语者交谈往往会导致沟通错误且混杂各种信号,这种场景在上世纪90年代知名情景喜剧《低语者》中体现得淋漓尽致。

FPGA调试的那些事.....

作者:依元素科技

FPGA调试时硬件设计中及其重要的一步,本文就在FPGA调试过程中存在3种常见的误解,进行一些讨论:

误解#1:调试工作的存在, 是因为工程师不够称职。

误解#2:单一处理方法应解决所有调试问题。

误解#3:FPGA调试硬件总是“浪费”资源。

基于 Speedgoat 系统验证 FPGA 算法

FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它作为专用集成电路(ASIC)领域中的一种半定制电路而出现,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。主要用于信号处理及各类高速模拟仿真。

H.264三种码率控制方法(CBR, VBR, CVBR)

CBR(Constant Bit Rate)是以恒定比特率方式进行编码,有Motion发生时,由于码率恒定,只能通过增大QP来减少码字大小,图像质量变差,当场景静止时,图像质量又变好,因此图像质量不稳定。这种算法优先考虑码率(带宽)。

适用于 Xilinx Zynq® UltraScale+™ ZU2CG−ZU5EV MPSoC 的集成电源参考设计

TIDA-01480 参考设计是一种可扩展的电源设计,旨在为 Xilinx Zynq UltraScale+ (ZU+) 系列 MPSoC 器件供电。此设计接收来自标准直流电源的电力,并通过明确的 Samtec 插座端子板连接方式为 Xilinx 芯片组和 DDR 存储器的所有电源轨供电。