Arria

基于 Altera Nios II Eclipse 环境的 DP 软件工程编译与屏幕点亮指南

本文主要介绍在 Altera Arria 10 器件上使用 Altera Nios II Eclipse 环境完成 DP (DisplayPort) 链路训练软件代码编译,并且通过 Nios II command 进行 elf 下载及屏幕点亮的完整操作流程和技术要点。

利用高精度窗口监控器有效提高电源输出性能

设计和监控计算与处理芯片所用的电源时,需要特别关注容差问题,因为从不同角度来看的话,容差的处理方式可能有所不同。在本文的讨论中,我们在以下章节定义每种容差。

连接 TI AFE7769DEVM 与 Altera Arria 10 FPGA

本用户指南概述了两个评估模块 (EVM) 的硬件和软件设置:德州仪器 (TI) 的 AFE7769DEVM 收发器和 Altera 的 Arria™ 10 现场可编程门控阵列 (FPGA)。

基于Arria 10 FPGA的核心板电路研制

本文给大家介绍一下来自Intel的FPGA Arria 10以及明德扬研发的一款Arria 10的核心板电路设计。