Versal Gen2连载第六篇--开普勒KPL3858PCIe Gen5 x4及M.2 Gen5 M Key的介绍和测试
judy 在 周一, 04/27/2026 - 14:52 提交
本文将介绍PCIe的技术优势与演进历程,详细讲解KPL3858板上两种PCIe集成块的架构特点,并通过实际操作演示MDB5的Vivado配置、PL PCIE5的XDMA示例工程搭建,以及使用工具测试查看PCIe链路信息。

本文将介绍PCIe的技术优势与演进历程,详细讲解KPL3858板上两种PCIe集成块的架构特点,并通过实际操作演示MDB5的Vivado配置、PL PCIE5的XDMA示例工程搭建,以及使用工具测试查看PCIe链路信息。

开普勒KPL3858评估板搭载AMD Versal AI Edge Series Gen 2器件(2VE3858),板上共有四个以太网接口,本篇逐一介绍这四个接口的硬件架构和测试方法。

本篇聚焦KPL3858上的高速串行收发器(GTYP Transceiver)——通过AMD官方提供的IBERT(Integrated Bit Error Ratio Tester)示例设计

在前两篇文章中,我们完成了开普勒KPL3858的开箱上电和UFS烧录启动。本篇聚焦KPL3858上最值得关注的硬件特性之一 —— LPDDR5X-8533高速内存子系统。

本篇聚焦UFS—— KPL3858 板载的高速存储介质,详细介绍 UFS 的硬件接口特性、在 Versal Gen2 上的优势,以及如何将 Linux 镜像烧录到 UFS 并从 UFS 启动。

科通旗下开普勒实验室Kepler-Lab 推出了自研的 KPL3858评估板,该板以 AMD 官方 VEK385 为基础,对电源和时钟部分进行了简化和定制化设计