SmartDV

数字芯片设计验证经验分享系列文章(第五部分):实际案例说明用基于FPGA的原型来测试、验证和确认IP

本系列文章从数字芯片设计项目技术总监的角度出发,介绍了如何将芯片的产品定义与设计和验证规划进行结合

数字芯片设计验证经验分享(第四部分):将ASIC IP核移植到FPGA上——如何测试IP核的功能和考虑纯电路以外的其他因素

文章从介绍使用预先定制功能即IP核的必要性开始,通过阐述开发ASIC原型设计时需要考虑到的IP核相关因素

数字芯片设计验证经验分享(第三部分):将ASIC IP核移植到FPGA上——如何确保性能与时序

本系列文章从数字芯片设计项目技术总监的角度出发,介绍了如何将芯片的产品定义与设计和验证规划进行结合,详细讲述了在FPGA上使用IP核来开发ASIC原型项目时

数字芯片设计验证经验分享:将ASIC IP核移植到FPGA上——完成充满挑战的任务! (第二部分)

本篇文章是SmartDV数字芯片设计经验分享系列文章的第二篇,将继续分享第二到第四主题,包括FPGA原型的基本概念、常见挑战和基本调整

数字芯片设计验证经验分享:将ASIC IP核移植到FPGA上——明了需求和详细规划以完成充满挑战的任务

本文从数字芯片设计项目技术总监的角度出发,介绍了如何将芯片的产品定义与设计和验证规划进行结合,详细讲述了在FPGA上使用IP核来开发ASIC原型项目时,必须认真考虑的一些问题

SmartDV加盟Xilinx Partner Program!

SmartDV™ Technologies宣布已于近日通过Xilinx官方审核,成为其Partner Program计划的一员。通过该计划,SmartDV Technologies 可以为Xilinx用户提供性能优越的各种Design IP产品。