直播:MATLAB+VITIS加速算法及应用在FPGA/ACAP上实现
judy 在 周二, 03/22/2022 - 09:28 提交本次研讨会将介绍在建立 MATLAB/Simulink模 型之后,如何从模型层级进行优化,得到 HDL 代码、与 HDL 仿真器进行联合仿真、硬件在环仿真。
本次研讨会将介绍在建立 MATLAB/Simulink模 型之后,如何从模型层级进行优化,得到 HDL 代码、与 HDL 仿真器进行联合仿真、硬件在环仿真。
本视频为大家详细介绍了 Vitis 加速库,讲解库的构成和分类,以及如何在 Vitis 开发环境及 Xilinx 硬件平台上分层应用最适合的 Vitis 加速库。我们还会以 Alveo U50 加速卡为例,选取 Vitis 加速库中的一个压缩算法 Zlib 为例,详细介绍算法的构成、性能,并实例展示如何在 U50 板卡上实现 Vitis Zlib 算法库。
在本系列博客的前几篇博文中,我们讲解了如何创建硬件和软件工程。下一步,我们将讲解如何在Vitis™中封装此工程。随后,我们将在 Vitis 中通过创建简单应用并对其进行加速,以便对该工程进行测试。
这是《创建 Vitis 加速平台》系列的第 3 篇博文。在前文中,我们讲解了如何创建硬件和软件工程。在本文中,我们将讲解如何在 Vitis™ 中将所有这些工程封装在一起。