新思科技硬件辅助验证:破解千亿门级RISC-V系统验证难题,全速助力高性能AI芯片落地
judy 在 周五, 04/17/2026 - 09:08 提交
新思科技联合全球生态伙伴,推出了基于全新 AMD Versal™ Premium VP1902 自适应系统级芯片(SoC)的 HAPS-200® 原型验证系统和 ZeBu-200® 硬件仿真系统产品组合。

新思科技联合全球生态伙伴,推出了基于全新 AMD Versal™ Premium VP1902 自适应系统级芯片(SoC)的 HAPS-200® 原型验证系统和 ZeBu-200® 硬件仿真系统产品组合。

面向主流设计推出全新的 HAPS‑200 12 FPGA 与 ZeBu‑200 12 FPGA 平台,将硬件仿真与原型验证容量扩展 2 倍

长期以来,芯片开发者和制造商始终信赖新思科技提供的工具与IP解决方案,以打造前沿芯片产品。

随着AI不断发展并全面渗透现代科技,HAV在确保性能、低功耗、准确性、可靠性和软件安全方面的作用将愈发重要

未来汽车领域的发展愿景令人憧憬,其背后的驱动技术也因此备受关注。如今,传感器对于下一代汽车视觉与安全的发展至关重要

新思科技近日宣布,全面升级其高性能硬件辅助验证(HAV)产品组合,推出全新一代HAPS-200原型验证系统和ZeBu仿真系统。

SerDes的实现包括并行到串行(串行到并行)数据转换、阻抗匹配电路和时钟数据恢复功能。SerDes的主要作用是尽量减少I/O互连的数量。

作为USB标准的最新版本之一,USB4®支持高达40 Gbps的传输速率、更高的视频带宽,并与众多设备兼容。

本文将深入探讨 PCIe 延迟和功耗考虑的复杂性,讨论在 HPC SoC 设计中优化这些关键方面的策略。

目前ASIC的设计变得越来越大,越来越复杂,单片FPGA已不能满足原型验证要求,多片FPGA验证应运而生。RTL逻辑的分割、多片FPGA之间的互联拓扑结构、I/O分配、高速接口都对应用FPGA原型验证的芯片开发者提出了更高的要求也带来了前所未有的挑战。