Altera

Altera 是一家著名的可编程逻辑器件(PLD)公司,专注于 FPGA(现场可编程门阵列)、CPLD(复杂可编程逻辑器件)和 SoC(片上系统) 解决方案。2015 年,Altera 被 Intel 以 167 亿美元 收购,成为 Intel Programmable Solutions Group(英特尔可编程解决方案事业部,简称 Intel PSG)。

从边缘 AI 到嵌入式智能:FPGA 的应用密码

从聊天机器人、内容生成到高级数据分析,AI 已无处不在。过去,大多数 AI 处理都在云端完成。然而,随着模型功能日益强大以及对实时洞察的需求持续增长

Altera SoC FPGA 如何助力实现 AI 信道估计?

Altera 利用 FPGA AI 套件,在 Agilex™ SoC FPGA 上部署基于 AI 的信道估计,不断突破技术边界。

当 AI 遇见无线 RAN:如何基于 Altera Agilex™ 7 SoC FPGA 实现高精度时间同步?

精确的时间同步是当今无线接入网 (RAN) 性能和稳定性的基石。无论是协作多点 (CoMP) 传输、低时延调度,还是基站间同步,无线基础设施都高度依赖于精确的频率与相位对齐。

Agilex™ 3 FPGA 和 SoC FPGA

Agilex™ 3 器件家族可提供更高的性能、集成度和安全性,从而显著优化 FPGA 的功耗和成本。

Quartus® Prime Pro 25.1 版本正式发布!

全面支持全新 AgiexT 3 FPGA,为开发者构建高性能、低功耗的边缘和嵌入式应用提供更先进的工具

连接 TI AFE7769DEVM 与 Altera Arria 10 FPGA

本用户指南概述了两个评估模块 (EVM) 的硬件和软件设置:德州仪器 (TI) 的 AFE7769DEVM 收发器和 Altera 的 Arria™ 10 现场可编程门控阵列 (FPGA)。

Altera A10 SoC HPS UART 作为数据通讯接口应用的配置与调试

本文介绍了 Altera A10 SoC HPS UART 作为数据通讯接口的应用,重点讲解了波特率配置、分频值计算及实际应用中的调试技巧

Altera 40G Ethernet IP 环回测试

本文介绍了如何在 Quartus 22.2 环境下,使用 Toolkit 和工程测试方法对 Altera 40G Ethernet IP 进行环回测试

Altera 大学成立:构建 FPGA 技术人才生态,助力行业发展

Altera 大学项目旨在帮助教授们将基于现代 FPGA 工具的最新设计融入教学,从而为学生提供有益于未来职业发展的实践经验和实战技能。

英特尔出售Altera多数股权的利弊与市场挑战分析

本文将从多方面深入分析该交易带来的潜在收益与风险,以及Altera未来面临的机遇和挑战。