All node

U-boot下的自定义命令设计

在开发过程中,有时候会根据一些实际情况在U-BOOT阶段完成一些外设的初始化,或者实现一些功能应用。本文给大家介绍一下如何在u-boot中通过增加自定义的command方式来达到这一目的。

Vitis IDE下DUMP的功能使用简介

在ZYNQ-7000或MPSOC的调试过程中,当我们打算通过JTAG把PL中的一些运行状态显示出来,通常会在PL中加上Debug ILA的方式来解决。

Vitis AI 2.0 新增多种扩展模型,全面支持硬件及AI加速!

作为赛灵思 FPGA 和自适应 SoC 上最综合全面的基于软件的 AI 加速解决方案,2.0 版本的 Vitis AI 解决方案更易于开发者使用,给边缘和数据中心带来进一步的性能提升。

什么样的电脑配置跑Vivado FPGA综合最快?

本人业余搞FPGA开发的同时,还喜欢研究生产力工具,包括硬件和软件的,电脑就是重中之重,恰好今年手中有个还算比较大FPGA工程,综合一次相当费时,索性把以前记录的

ZCU670 评估板用户指南

本文详细描述了ZCU670板的功能。使用本指南可以在ZCU670板上开发和评估针对Zynq® UltraScale+™ RFSoC的设计。

AMD 要在CPU中引入3D堆叠ML加速器?

AMD 已为一种处理器申请了专利,该处理器具有堆叠在其 I/O 芯片 (IOD) 顶部的机器学习 (ML) 加速器。该专利表明,AMD 可能正计划构建具有集成FPGA 或基于GPU 的机器学习加速器的专用或数据中心系统级芯片 (SoC)。

【工程师分享】VCK190通过JTAG实现Linux启动

使用下列脚本,可以通过JTAG实现VCK190的Linux启动。

RVFPGA课程:理解RISC-V架构和FPGA上的实现

VDMA设计

本文对VDMA模块功能、性能、寄存器和软件编程方法进行简要介绍。