All node

为新时代高性能航天级 Xilinx FPGA 供电

Xilinx 的 20nm Kintex UltraScale™ XQRKU060 抗辐射现场可编程门阵列 (FPGA) 功能强大,足可实现全新的系统架构。

【在线培训】AI边缘端加速应用: 基于Xilinx Kria自适应SOM部署

此次培训将基于Xilinx第一款SOM产品KRIA K26 SOM,专门针对智慧城市和智能工厂中的视觉AI应用,并结合开箱即用的KRIA KV260 AI VISION入门套件实际演示,为您展示如何进行快速自适应SOM开发和加速应用

PlanetSpark推出基于Xilinx的AI边缘计算盒子

Edge AI Box X7是一款基于Xilinx Zynq Ultrascale+MPSOC的AI智能计算设备,专为边缘人工智能和机器视觉而设计,可轻松进行现场安装调试和移动部署。

基于MPSOC器件实现WiFi6模组通讯

MPSOC作为ZYNQ 7000的升级版,在接口方面其性能也大大增强;在一些高速数据采集的场合PS-GTR的PCIE Root Complex功能可以方便地外接WiFi模组、NVME等外设,进行数据的传输和保存

为什么Vitis HLS浮点累加器的精度与IEEE不同?

为什么Vitis HLS中的浮点累加器的精度与IEEE单精度浮点累加器不同?

如何在VPK120上实现MRMAC以太网IP

本文以MRMAC IP为例,并在以太网IP的GT配置那页,选择GTM和156.25MHz时钟。

面向企业数据中心和 CSP 的 SmartNIC 网络卸载

Xilinx 系统架构师 Pradeep Nallimelli 在 OCP '21 大会上发表演讲,探讨了 Xilinx Alveo™ U25N SmartNIC 的自适应架构如何加速企业用例

如何在 HLS 设计中推断 UltraRAM?

为了推断UltraRAM,你需要在所需的内部阵列上使用一个资源指令。

Ampleon 和 Wolfspeed 47.5dBm 280MHz C 波段宏系列

该演示展示了 Xilinx DPD 性能,分别来自 Ampleon 和 Wolfspeed 的高功率驱动器和末级 PA。该演示展示了 Zynq RFSoC DFE 以及 Xilinx 最新 DPD IP 如何线性化用于 C 波段的高功率宏系列。

有关处理器性能之“最”的一些讨论

每个新处理器都声称是最快,最便宜或最省电的,但是如何衡量这些声明和支持信息呢?