All node

ALINX FPGA核心板SOM助力Facebook工程师开发开源自计时设备

大多数人可能没有意识到我们的设备在多大程度上是由时间驱动的,无论是你的手机、你的笔记本电脑还是网络服务器。在大多数情况下,设备保持准确的时间一直是一个深奥的苦差事,由有限的硬件制造商负责处理。虽然这些设备达到了它们的目的,但几位Facebook的工程师认为必须有一个更好的方法。

如何将ZCU106例程移植到自定义单板上(5)-添加配方文件

前几节已经构建好Linux系统,但控制VCU还需要了解VCU软件架构,并加入各种库文件,也就是在Petalinxu中加入配方文件。

基于 PYNQ-RFSoC 框架的开源可视化测试设备

在 XTD 活动现场,赛灵思资深 RF 和高速专家顾永国深入讲解了基于 Pynq-RFSoC 框架的开源可视化测试设备。

什么是自适应计算?

1984 年,Ross Freeman 将其关于现场可编程门阵列 (FPGA) 的绝妙构想付诸实践并创立了赛灵思公司,从而确立了自适应计算的原理。从那时起,这项技术及其满足众多应用需求的能力,已历经漫长的发展道路。尽管自适应计算构建在 FPGA 技术的基础上,但它已经发展至足以覆盖更为广阔的应用类型。

【工程师分享】vcu-ctrl-sw里decoder的退出机制

有工程师询问vcu-ctrl-sw里decoder的退出机制。 下面的内容,根据vcu-ctrl-sw 2020.2分析。

基于 Kria SoM 平台的多路 ReID 边缘加速计算盒

在 XTD 活动现场,赛灵思软件及人工智能市场经理郭冰清讲解了两款基于 Kria SOM 平台的 demo 演示,包括实时人脸检测,以及多路 ReID 边缘加速计算盒。

白皮书 :Versal AI Edge:在边缘端提供 ACAP

靠近模拟-数字边界边缘节点的位置对真实环境的即时响应受高度重视,众多市场领域存在迫切需求。Versal™ ACAP 产品组合 AI Edge 系列则应运而生,作为一种领域专用架构 (DSA),有效满足 7nm 芯片工艺系统提出的严苛要求。

【 工程师分享】 Versal AIE 上手尝鲜 -- Standalone例程

如果是VCK190 ES单板,需要在Lounge里申请"Versal Tools Early Eacess"; "Versal Tools PDI Early Eacess"的License,并在Vivado里使能ES器件。在Vivado/2020.2/scripts/init.tcl的文件里,添加“enable_beta_device xcvc*”,可以自动使能ES器件。

如何将ZCU106例程移植到自定义单板上(3)-Petalinux构建软件系统

FZU5构建Linux系统过程和FZU3类似,FZU3构建过程参照前一篇文章。下面主要描述一下不同的地方。

面向企业及接入网络扩展实现新一代安全技术

Xilinx 的 16nm FPGA、SoC 和 7nm Versal™ ACAP 以硬化模块及软 IP 形式提供多种架构组件,这使得它们成了设计新一代安全设备的理想之选。这些 IP 包括高速串行解串器和多速率接口 IP,例如硬化 MAC、PCIe® 接口和内存控制器等。此外,Xilinx 器件还可提供业界一流的最新内存架构,其可为流程分类提供软搜索 IP,因此最适合网络安全与防火墙应用。