AMD Xilinx 技术日亮点抢先看(二)

8月17日,深圳威斯汀酒店,AMD Xilinx 技术日 —— 我们将为您带来最新的自适应计算平台产品更新、技术演讲还有方案展示

AMD 与亿咖通科技携手为下一代电动汽车打造沉浸式数字座舱车载计算平台

先进的数字座舱由 AMD 锐龙嵌入式 V2000 处理器和 AMD Radeon RX 6000 系列 GPU 提供支持

Xilinx FPGA收发器参考时钟设计应用

本文基于可编程晶振SI570,就Xilinx FPGA收发器输入参考时钟的硬件设计及FPGA软件设计给出设计案例,供大家参考

时序逻辑和组合逻辑的区别和使用​

本文介绍两种逻辑的区别以及使用环境。

[问答]由于 sigasi 高速缓存耗用大量空间导致 Vivado 挂起

Vivado 中的 sigasi 功能特性使用高速缓存,有时高速缓存大小可能高达数百 MB,导致主目录中存储器减少,从而影响 Vivado 性能。

FPGA设计中丢包逻辑的2种常用方法

在最近的工作中,又遇到了丢包逻辑的设计。突然想到在FPGA设计中,这是一个非常常见的功能,所以做一个简单的总结。

再创新高!AMD公布2022年二季度财报 营收同比增长70%

AMD公布2022年第二季度营业额为66亿美元,毛利率为46%,经营收入为5.26亿美元,经营利润率为8%

Petalinux实现qt程序输出

本教程涉及到linux版本下安装vivado(vitis)、qt和petalinux的安装。

基于赛灵思FPGA板卡的高性能EtherCAT主站方案

本文将介绍KPA EtherCAT 主站在ZCU102平台的移植与测试。

Vivado HLS学习(二)

传统的C语言数据类型 以8为边界,即数据宽度为8的整数倍,比如32bit,64bit等,相比之下RTL数据的位宽即比较灵活