All node

Vivado 仿真器:我能在 Vivado 中从 VHDL 项目运行时序仿真吗?

我在 Vivado 中有个 VHDL 项目。 UG900 用户指南指出: “后综合和后实现时序仿真仅就 Verilog 提供支持。不支持 VHDL 时序仿真。” 这是否意味着我不能在 VHDL 项目中运行时序仿真? 该项目有没有运行时序仿真的办法?

如何远程共享和访问赛灵思器件?

本篇简介教程演示了如何共享并访问位于远程实验室内的开发板或归其它同事所有的开发板。

Vivado 设计输入纪事 - RTL 设计输入

这些实践旨在为用户提供快速入门指导,帮助其简要了解工具流程原理。我们选择了一项非常简单的设计,便于读者理解流程中的不同步骤。

关于Vivado的综合设置使用总结

当选择为none,综合器优化的最少,当选择为full时,综合器优化的最多,选择rebuilt时,工具自动选择一个折中的方案,对当前工程做优化。如果在rebuilt的选项不希望一些信号被优化,则可以调用原语进行约束。

AI 时代引领创新的正确“姿势”

智能互联设备变得越来越普及,目前全球已经部署了数十亿台智能互联设备。这些智能设备存在于我们的手机、平板电脑、手表、家庭、汽车、城市和云端。在过去,智能设备是指有微控制器,运行某个软件的设备,如今的智能设备则需要执行类人任务。

AWS也在用的实时视频转码方案

借助赛灵思Alveo U30媒体加速器卡,亚马逊网络服务(AWS)EC2 VT1实例不仅可加速实时转码,还显著降低了直播视频流的转码成本,从而为高达4K超高清分辨率的多流视频转码提供了最佳性价比。

Xilinx Adapt 中国站开发者Vivado专场正式启动!

赛灵思亚太区资深战略应用工程师高亚军将为大家讲解Vivado设计套件,分享其在使用过程中的技巧和设计方法论。

Xilinx Vitis 2020.1里面运行C程序时提示找不到microblaze_0

Xilinx Vitis 2020.1里面运行C程序时提示找不到microblaze_0

eFUSE AES 密钥验证步骤

eFUSE 具备一次性可编程特性,即只要使用特定密钥将“熔丝 (FUSE)”熔断,就无法再使用任何其他密钥对其进行编程。在本文中,我们将探讨有关 AES 密钥验证步骤的内容,当您在器件上以物理方式对 eFUSE 密钥进行编程时应遵循这些验证步骤进行操作。

适用于 Versal ACAP 的 XPE 用户指南 (v2021.2)

本文档旨在介绍如何根据 Versal™ ACAP 架构的描述来使用赛灵思的 Xilinx Power Estimator (XPE)。