All node

基于MPSOC实现HDMI开机画面显示

目前基于MPSOC的一些参考设计中并没有实现开机画面的功能 ,那在一些带显示屏的产品在设计的时候就需要这一功能,基于原来传统的方式也可以在FPGA中来实现,今天分享一个在PS侧来实现开机画面,以节省PL侧的宝贵资源。

基于Xilinx Zynq-7000的OMEGA东京奥运会计时器

瑞士计时公司基于瑞苏盈科的火星Mars ZX2核心板(基于Xilinx Zynq-7000 SoC)打造了为奥运会等大型体育赛事的计时工作设计的超高精度手持设备PowerTime 3,此设备将会被用于东京奥运会的计时。

赛灵思硬件开发策略

软件和 AI 营销副总裁 Ramine Roane 将讨论行业趋势,并带您了解最新的 Xilinx 解决方案和工具。了解 Xilinx 自适应计算如何提高加速应用的标准。

初步了解 Zynq RFSoC DFE

Xilinx Zynq RFSoC 系列最新成员的视频演示:RFSoC DFE 或数字前端。在视频中,我们将展示在没有 CFR 和 DPD 模块的情况下, Zynq DFE 的 ACLR 和 EVM 性能。

赛灵思@CVPR:学术与实践“双引擎”发展

本届 CVPR 上,来自北京的赛灵思 AI 研发团队的论文《RankDetNet:深入研究目标检测中的排序约束》成功入选。同时,在 CVPR 期间的自动驾驶研讨会“ Waymo 开放数据集挑战赛”上,赛灵思北京 AI 研发团队又获得“实时 3D 检测”第三名。

如何将软件定义汽车变为现实?

目前,汽车市场对软件定义功能和应用的需求越来越旺盛,行业正迫切需要一种先进的网关,能够提供通用性并为客户提供数据加速和数据分析功能。此外,由于 OEM 车辆和软件定义车辆在需求上存在较大差异,因此需要一种功能更强大且良好平衡的通用型解决方案。

2021 Vitis 开发者系列公开课开放报名

8月3日-12日,赛灵思软件与 AI 专家团特举办四期系列线上公开课,深入探讨如何在调整部署平台架构,满足应用不断增长的挑战与其独特需求的同时,一如既往地使用 TensorFlow 和 Caffe 等高层次框架,采用 C、C++ 和 Python 等熟悉的编程语言进行开发。

通过从 4G 到 5G NR 的前传网络完全集成实现下一代 Open RAN 解决方案

了解 Xilinx 和 Cisco 如何利用 Keysight 的 Open RAN Studio 解决方案来验证具有 CPRI 接口的 [仿真] 传统无线电单元的运行和性能,以及 Xilinx 大规模 MIMO O-RU 参考设计,通过采用 Xilinx 技术的 Cisco 基站路由器共享基于以太网的通用 eCPRI 前传网络,最终将在传统 RU 和 O-RAN DU 之间执行前传网关功能。

Xilinx Spartan-7 FPGA 参考板

瑞萨电子的 Xilinx FPGA 参考板是一个扩展电源,旨在为 Xilinx Artix-7、Spartan-7 和 Zynq-7000 系列提供各种 Xilinx 电源。插墙式 AC/DC 适配器或台式直流电源可通过板上的桶式插座给该板供电。

Teledyne e2v的宇航级DDR4的硬件设计指南

本文将重点介绍 PolarFire FPGA 和 Teledyne e2v DDR4T04G72 之间点对点的连接的例子,以及多个 DDR4器件如何与一片 Xilinx KU060 FPGA 连接。