Zynq UltraScale+™ RFSoC DFE 数据表

本文概述了Xilinx® Zynq® UltraScale+® RFSoC DFE的特点和产品选择。

全新 Alveo X3 系列加速电子交易策略

Alveo X3 系列为多种多样的低时延交易应用同时提供了交钥匙部署和自定义实现路径。

Vivado 中ibert的使用

通过Vivado 自带的ibert工具可以对FPGA的GT进行板机的硬件调试。

工作场所传感器助力实时管理办公空间

这种基于传感器的神经网络解决方案实时运行,帮助用户掌握办公室空间的占用状况以及员工的移动路径

Xilinx射频系统级芯片(RFSoC),你用过吗?

模数转换器几乎消除了所有的模拟前端组件,射频/中频采样率高达4GHz

为什么RTL代码推荐使用XPM(Xilinx参数化宏)?

我们以MEMORY为例,在Vivado中可以通过下面四种方式调用FPGA中的存储单元

FPGA项目开发之同步信号和亚稳态

让我们从触发器开始,所有触发器都有一个围绕活动时钟沿的建立(setup time)和保持窗口(hold time)

Xilinx selectIO 资源的使用——input方向

将管脚输入的第一个触发器使用ILOGIC来实现有助于每次编译过程中时序的确定性。

AI 引擎内核编码最佳实践指南

本文档聚焦 AI 引擎内核编程,除单内核编程外,还涵盖了多方面的内容

Xilinx 7系列SelectIO结构之IO标准和端接匹配(二)

本文继续介绍Xilinx 7系列FPGA SelcetIO电平标准及相关端接匹配电路。