手撕IP核系列——Xilinx FIR IP核之一

在Xilinx和Intel平台的FPGA中提供了给我们各种各样的IP核,这些IP核都是厂家的成熟设计,使用起来也非常的方便

基于FPGA的硬件加速之路

用FPGA来做硬件加速,也有十年的时间了,最近我在回顾这些年的项目经历时,突然有了一个想法

AMD在全价值链推进企业社会责任

第27期年度企业社会责任报告详细阐述了公司在环境、社会和公司治理方面的努力和进展

如何使用 AXI Interrupt Controller 处理超过 16 次中断

本篇博文主要讲解在 PL 中从 IP 核到 PS 之间需要完成含超 16 次中断的布线的情况下,该如何使用 AXI Interrupt Controller (INTC)

AMD PetaLinux 2022.1中部分语法改变

最新的AMD PetaLinux 2022.1,不支持IMAGE_CLASSES_remove、IMAGE_FSTYPES_DEBUGFS_remove、PREMIRRORS_prepend

使用 Kria SOM 和 Vision AI 入门套件开始设计

本演示概述了 Kria SOM 和视觉 AI 入门套件,并指导用户开始使用该套件进行设计。

FIFO 最小深度计算

当我们需要在两个模块之间进行数据的传输,并且两个模块的时钟是不同的,当一定数量数据传输时为了避免数据出现丢失

启动 VMAccel 控制台并在 VCK5000 上运行 Zebra

本视频介绍Xilinx VCK5000 PCIe 加速卡上启动实例并运行 Zebra AI 软件示例

FPGA布线拥塞主要原因及解决方法

在FPGA开发设计中,我们可能会经历由于资源占用过高的情况,例如BRAM、LUT和URAM等关键资源利用率达到或超过80%

FPGA助威,AMD“大杀四方”

自适应计算,这一创新理念可以给行业带来什么?加入AMD之后,赛灵思(Xilinx)给出了更丰富的答案。