All node

CCC2022 | 定制计算算法实现挑战赛已开启报名

赛事以培养学生从算法到硬件加速的能力为主,除了万元奖励外,参赛同学将获得与学术界、产业界广泛交流的机会。

一天上手Aurora 8B/10B IP核(4)----从Streaming接口的官方例程学起

Xilinx的技术生态做的非常好,基本上所有常用的IP核都有官方例程供开发者学习,咱不用白不用,今儿咱就一起白嫖他一手----从官方例程开始学习如何具体使用这个IP核。

FPGA芯片快速选型的「4」个方面

阅读本文将有助于你的FPGA选型和设计过程,并且有助于你规避许多难题。

Avnet Smart Model Select 应用演示

Avnet Smart Model Select 应用是一个示例设计,它演示了如何将 Vitis 视频分析 SDK 示例设计 作为 Kria 加速应用部署至 KV260 视觉 AI 入门套件。

一天上手Aurora 8B/10B IP核(3)----时钟、复位与状态指示

IP是什么?简单来讲,IP就是Xilinx或者第三方开发者把自己的逻辑模块封装成一个黑盒子,然后拿出来给别人用。那什么又是黑盒子?

Vitis 嵌入式平台创建所需要注意的问题

Vitis 嵌入式平台创建所需要注意的问题

如何摆脱DPU指纹错误的困扰?

当运行一个基于DPU的应用程序时,当平台中的DPU和编译后的XMODEL之间存在架构不匹配时,就会发生指纹错误。

【工程师分享】Vivado IP Integrator中实现DFX(Dynamic Function eXchange)的快速入门

本文介绍Vivado IP Integrator中实现DFX(Dynamic Function eXchange)的快速入门

AXI总线工作流程

在zynq开发过程中,AXI总线经常遇到,每次看到AXI总线相关的信号时都一头雾水,仔细研究一下,将信号分分类,发现其实也不难。

FPGA时钟篇(三) MRCC和SRCC的区别

我们前面的两篇文章讲了7系列的时钟结构和clock region内部具体组成,这篇文章我们来讨论下MRCC和SRCC的区别。