本文转载自:搞FPGA开发的Tony老师的CSDN博客
注:本文由作者授权转发,如需转载请联系作者本人
FPGA Base 生成块
在FPGA编码的时候,如果多使用生成块语句,敲代码的时间大大减少。但是,代码的可读性会更高。自己平时在编写Verilog代码时,其实对这块语法并不是那么熟悉,所以这里专门整理一下,一来加深自己的记忆,二来方便自己以后查询。
生成块
动态的生成Verilog代码,方便参数化模块的生成。适用场景:
编写代码是必须在模块中说明生成实例的范围,关键字generate—endgenerate用来指定该范围。生成的内容:
模块
创建生成语句的三种方式:
循环生成
localparam N = 16;
genvar j;
generate for(j=0; j
// 变量声明
//模块
//用户自定义原语、门级原语
//连续赋值语句
//initial、always块
end
endgenerate
条件生成语句
类似于if-else-if的生成结构,该生成结构可以在设计模块中依据经过仔细推敲后编写的表达式值的真假,决定是否调调用。
parameter AD_DW = 16;
generate
if(AD_DW = 8)
// 需要循环生成的内容
//模块
//用户自定义原语、门级原语
//连续赋值语句
//initial、always块
else
endgenerate
case 生成语句
在设计模块中,经过仔细推敲确定多选一case结构,有条件地调用
parameter N = 8;
generate
case(N)
// 需要循环生成的内容
//模块
//用户自定义原语、门级原语
//连续赋值语句
//initial、always块
endcase
endgenerate
总结
在做图像处理的时候,经常会用到以上内容,以一个5*5的卷积运算为例:
如果采用循环生成的方式,这样代码的长度会大幅度的减少,同时代码可读性也会提高,自然代码的维护难度也会降低。
同时在调试的时候,根据条件生成语句,能快速屏蔽掉一些模块,这样调试工程占用的FPGA资源较少,在implement阶段会加快速度,加快调试进度。相比于整段的注释掉,通过修改一个parameter也会减少在注释时引入的编辑错误。