如何高效完成高速数字电路设计?参加本期研讨会马上Get

随着数字信号频率的不断增加,电子产品的小型化以及低耗电的需求,信号可容忍的误差范围越来越小,许多以往不需要考虑的效应,现在却可能是左右产品成败与否的关键。为了确保高速数据链路性能和系统级的可靠性......

信号完整性(SI)分析至关重要!

5月22日,是德科技 (Keysight) 携手赛灵思 (Xilinx) 共同举办在线研讨会,将为您介绍针对多种应用的信号完整性仿真与设计解决方案,同时还会选取高速数字电路设计和测试中的典型应用进行分析和举例,助力您更高效的完成高速数字电路的设计和实现。

主要内容包括:

  • ADS针对串行总线仿真的流程以及高速串行总线设计的关键要点
  • 高速串行总线PCB S参数提取
  • 电源完整性仿真
  • 赛灵思 SERDES的串行侧收发模块以及工作方式
  • 优化无源链路SI的一些经验
  • SERDES电源设计的要点
  • 基于ADS 进行赛灵思 SERDES仿真优化参数的方法
  • 最新文章

    最新文章