【工程师分享】MPSoC交叉编译例子

GCC编译代码时,缺省是在目录/usr/include查找头文件,在目录/usr/lib查找库文件。如果是交叉编译,就不能在主机的目录下查找头文件和库文件,因为它们包含的是主机的应用程序的文件。我们需要指定目标单板的头文件和库文件。对于这种需求,GCC使用选项sysroot来实现

Vivado 隔离验证器用户指南

从 Vivado 2018.3 开始,Vivado 隔离验证器 (VIV) 将与 Vivado 版本集成,支持 UltraScale+ 器件(包括 Zynq UltraScale+)。本文档主要介绍如何在 FPGA/PL 设计中使用新的 Vivado 隔离验证器 (VIV) 来验证隔离。

盘点FPGA初学者做时序最易忽视的几个要点!

本文将从代码风格,时序修正,工程设置等几个方面介绍本人的实践经验,希望让各位初学者快速提高,也希望FPGAer能给出宝贵建议。

UltraScale+ 器件 Integrated Block for PCI Express v1.3 产品指南(中文版)

Integrated Block for PCIe® 核是高可靠性、高带宽、高可扩展性的串行互连构建块,适合与 UltraScale+™ 器件配合使用。该核可对 UltraScale+ 器件中提供的集成块进行例化。

Vivado Vitis 2020.1无法在Ubuntu部分版本上安装的解决办法

Vivado Vitis 2020.1无法在Ubuntu部分版本上安装的解决办法

三课联播 绝对干货!

三课联播 绝对干货!扫码报名,即刻学习,与专家实时互动。

FPGA的IO到底是怎么命名的?

今天想和大家一起聊聊FPGA的IO。先说说我当年入门的经历吧。国内的大学有FPGA开发条件的实验室并不太多,当年大学的那帮同学有的做ARM,有的做linux,很少有人做FPGA,当时学FPGA仅仅是由于非常渴望的好奇心。所以,在淘宝买了一块开发板,就开始了自己的FPGA之路。

Xilinx实验室为何为开源而重构 FINN?

您听说过 FINN 吗?没有?这个答案并不令人惊讶,因为这是一个用于探索基于 FPGA 的深层神经网络推断的实验框架的全新再实现,而且它现在仍是赛灵思研究实验室 的测试版。然而, 虽然还是测试版,它已经发布了 v0.4b(测试版),并且自从在 GitHub 上开源以来,受到了广泛关注。

Xilinx 携手 Movandi 展示 O-RU 演示平台

不久前举行的 BIG 5G 虚拟线上活动中,赛灵思与 Movandi 展示了双方在 Open-RAN(远端射频单元,即 RU)领域的合作。此举将继续推动开放式 5G 架构的发展与创新,最重要的是将加快其部署进程。

传统与创新设计的区别有多大?看了它你就知道了!

赛灵思可编程器件含有数百万个逻辑单元 (LC),并且集成的现代复杂电子系统也与日俱增。本高效设计方法指南提供了一整套最佳做法,旨在于较短的设计周期内完成此类复杂系统的创建。