XDF 一线报道:Xilinx “数据中心优先战略” 取得惊人发展,强大生态系统引领现代数据中心转型

2019 年赛灵思开发者大会( XDF )亚洲站3日北京盛大揭幕。赛灵思数据中心事业部举行媒体沟通会,这是赛灵思数据中心事业部 ( Data Center Group, DCG) 成立以来首次以一个全新事业部的形式公开亮相媒体活动。

AXI接口设计注意事项

AXI2MEM转换接口需要将来自PCIE的AXI信号(时钟为250MHz或者500MHz)转换成100MHz时钟的MEM接口。MEM接口用于SOC总线主端口,用于读写芯片内部模块或者配置寄存器。

Xilinx招募 | Vitis开源定制计算科研冬令营

在体系结构黄金时代,Xilinx率先推出Alveo数据中心加速卡,ACAP自适应智能计算平台, Vitis统一软件平台等一系列软硬件产品。同时业务也涉及了更多数据科学的领域,如金融,基因,数据分析,压缩,安全处理等等。这也需要各领域科学家与信息技术科学家之间,算法工程师与硬件工程师之间进行更多交叉。

XDF重磅:Xilinx 宣布Vitis™ AI 即日起开放下载,人工智能推断再提速

今天,赛灵思开发者大会(XDF)亚洲站终于在北京拉开帷幕了,与往届 XDF 一样,每次大会我们都会为全球开发者带来一个重磅的消息。今天,赛灵思便宣布了其人工智能推断开发软件平台Vitis™ AI即日起开放免费下载,更多开发者将体验并受益于赛灵思所提供的从边缘到云的人工智能和深度学习推断加速度。

XDF热线报道:定位创新驱动力Xilinx三大战略取得重大成就!

初雪的北京迎来热情似火的开发者。12月3日-4日,北京国家会议中心,赛灵思开发者大会现正如火如荼地进行中。在今天上午的主题演讲当中,赛灵思总裁兼CEO Victor Peng 发表“赛灵思:创新驱动力”的演讲,分享公司启动三大战略一年多来所取得的重大成就。

FPGA设计中常见的30个基本概念详细

同步时序逻辑电路的特点:电路中所有的触发器都是与同一个时钟或者该时钟的衍生时钟驱动,而且当时钟脉冲到来时,电路的状态才能改变。改变后的状态将一直保持到下 一个时钟脉冲的到来,此时无论外部输入有无变化,寄存器状态都是稳定的。

Python骚操作:动态定义函数

在 Python 中,没有可以在运行时简化函数定义的语法糖。然而,这并不意味着它就不可能,或者是难以实现。

10G以太网光口与Aurora接口回环实验

10G以太网光口与高速串行接口的使用越来越普遍,本文拟通过一个简单的回环实验,来说明在常见的接口调试中需要注意的事项。各种Xilinx FPGA接口学习的秘诀:Example Design。欢迎探讨。

Vivado约束技巧——XDC时钟约束

XDC 是 Xilinx Design Constraints 的简写,但其基础语法来源于业界统一的约束规范SDC。XDC 在本质上就是 Tcl 语言,但其仅支持基本的 Tcl 语法如变量、列表和运算符等等,对其它复杂的循环以及文件 I/O 等语法可以通过在 Vivado 中 source 一个 Tcl 文件的方式来补充。

PCIE原理:PCIE地址是如何映射的

本文以xinlinx FPGA PCIE为例,选择集成AXI的PCIE结构为例,说明AXI接口读写地址是如何映射成PCIE读写地址的。