利用强大的软件设计工具为FPGA开发者赋能

许多嵌入式系统的开发者都对使用基于FPGA的SoC系统感兴趣,但是基于传统HDL硬件描述语言的FPGA开发工具和复杂流程往往会令他们望而却步

以第二代 AMD Versal Prime 系列推动广播与专业音视频发展

第二代 Versal Prime 系列自适应 SoC 在视频相关指标中提供了至高 2 倍的性能,充分释放创造力

亿咖通科技借助 AMD 处理器打造沉浸式智能座舱车载计算平台

亿咖通·马卡鲁计算平台能提供 394K DMIPS 的计算性能和 10.1T FLOPS 的图形渲染能力,支持最高 32GB 的独立内存和开创性的 8GB 独立显存

AMD MicroBlaze™ V 处理器-灵活高效的 RISC-V 处理器

AMD MicroBlaze™ V 处理器是一款面向 AMD 自适应 SoC 和 FPGA 的软核 RISC-V 处理器 IP。MicroBlaze V 处理器基于 32 位 RISC-V 指令集架构 

MachXO5D-NX:加密敏捷和硬件可信根“双剑合璧”,让网络威胁无处遁形

MachXO5D-NX-15D/55TD两款产品分别拥有14K/53K逻辑单元密度和16/14618 X 18乘法器。与MachXO5T-NX FPGA一样,MachXO5D-NX-55TD同样支持PCIe Gen 2硬核模块

Vivado 部分重配置 (PR) 解决方案中使用了哪些类型的比特流?

在赛灵思器件中为部分重配置编译设计时,会创建不同类型的比特流。本文档为 7 系列和 UltraScale 器件的每种比特流类型定义了术语,并进行了详细说明。

基于FPGA的SD卡读写操作(一)

本文介绍写SD卡的理论知识,主要包括SD卡分类、容量、速度、管脚、物理结构以及命令控制等。

Verilog中常用编译指令

本文将详细介绍Verilog中的编译指令,帮助大家更高效地进行硬件设计。

AMD MPSoC PS PCIe作为EP与Host在异常状态下的工作情况

正常情况下, PCIe EP和Host同时启动,Host给EP提供参考时钟,双方协商后建立PCIe链路。

Serial Rapid-IO Gen2 IP核介绍

RapidIO 互连架构旨在与最流行的集成通信处理器、主机处理器和网络数字信号处理器兼容,是一种高性能、分组交换互连技术