高性能空间处理器芯粒架构与性能测试
judy 在 周五, 03/27/2026 - 10:10 提交
由美国空军研究实验室(AFRL)和美国国家航空航天局(NASA)赞助的一款高性能航天计算(HPSC)处理器,基于芯粒的架构由波音公司为太空任务开发。

由美国空军研究实验室(AFRL)和美国国家航空航天局(NASA)赞助的一款高性能航天计算(HPSC)处理器,基于芯粒的架构由波音公司为太空任务开发。

本文提出了一种基于 PS的AXI 性能监视器(APM)在 ZCU102 开发板上实现的硬件级 PS内部DDR 带宽监控解决方案。

本篇博文会为您演示如何生成设计,以及在评估板启动后如何使用 API 来配置 CC 设置。

本文介绍了一种在两块zcu102开发板上实现GEM-GEM直连的一种方法。

手把手带你完成:环境搭建、硬件配置、驱动移植、系统编译到最终的上板测试验证,目标是帮你快速在你的MPSoC项目上实现类似的高速DMA互连!

本教程介绍了使用 Xilinx Vivado 和 Vitis 开发环境为德州仪器AFE79xx EVM 启用串行外设接口 (SPI) 和非时序关键型通用输出以及配套的 LMK 系列时钟芯片的过程

本文使用了2024.1版本的工具,快速构建基于ZCU102的Linux及其启动镜像,并在最后简单介绍如何在Yocto里导入用户设计并修改设备树。

本文主要介绍了在边缘设备上部署卷积神经网络(CNN)的一种方法,使用现场可编程门阵列(FPGA)和Gemmini加速器

空中客车使用了 AMD® Zynq™ UltraScale+™ MPSoC ZCU102 板以及长短期记忆 (LSTM) 模型

SEM IP的主要任务就是扫描PL Configuration RAM, IP自身也是运行在PL里面的