双Zynq MPSoC PS侧PCIe高速DMA互连
judy 在 周四, 10/16/2025 - 15:12 提交
手把手带你完成:环境搭建、硬件配置、驱动移植、系统编译到最终的上板测试验证,目标是帮你快速在你的MPSoC项目上实现类似的高速DMA互连!
手把手带你完成:环境搭建、硬件配置、驱动移植、系统编译到最终的上板测试验证,目标是帮你快速在你的MPSoC项目上实现类似的高速DMA互连!
本教程介绍了使用 Xilinx Vivado 和 Vitis 开发环境为德州仪器AFE79xx EVM 启用串行外设接口 (SPI) 和非时序关键型通用输出以及配套的 LMK 系列时钟芯片的过程
本文使用了2024.1版本的工具,快速构建基于ZCU102的Linux及其启动镜像,并在最后简单介绍如何在Yocto里导入用户设计并修改设备树。
本文主要介绍了在边缘设备上部署卷积神经网络(CNN)的一种方法,使用现场可编程门阵列(FPGA)和Gemmini加速器
空中客车使用了 AMD® Zynq™ UltraScale+™ MPSoC ZCU102 板以及长短期记忆 (LSTM) 模型
SEM IP的主要任务就是扫描PL Configuration RAM, IP自身也是运行在PL里面的
V4L2loopback生成的虚拟设备可以被多个application
DisplayPort 1.4 Tx Subsystem core的最简pipeline就是如它的linux driver wiki page里的figure-4那样
Vitis Vision库中的内核在 Xilinx Vitis工具套件中进行了优化和支持
Multi-Scaler是一个用于图像缩放的视频处理IP核,支持最多8路输出