RISC-V

RISC-V是一种基于精简指令集计算机(RISC)架构的开源指令集架构(ISA)。与其他商业架构(如ARM或x86)不同,RISC-V是由加州大学伯克利分校的学术界和行业合作伙伴开发的,它是一种开放、免费的指令集架构,具有可扩展性和灵活性。

RISC-V的设计目标是提供一种简洁、灵活且可扩展的架构,使其能够适应各种不同的应用场景,从微控制器到超级计算机等。RISC-V架构采用了模块化设计的理念,定义了基本的指令集,并允许用户根据自己的需求添加自定义指令集扩展(ISA扩展),从而实现对特定应用的优化。

由于其开放的特性,RISC-V架构在学术界和工业界都受到了广泛的关注和采用。它已经成为了各种不同领域的研究和开发的重要工具,如嵌入式系统、物联网、人工智能、边缘计算等。很多公司和组织都开始采用RISC-V架构设计自己的处理器芯片或者开发板,以满足不同领域的需求。

总的来说,RISC-V作为一种开放、免费的指令集架构,具有可扩展性、灵活性和通用性,已经成为了计算机体系结构领域的重要创新,并在全球范围内得到了广泛的应用和推广。

合见工软全场景验证硬件系统实物亮相2025玄铁 RISC-V 生态大会,赋能RISC-V系统开发

作为一款适用于大规模ASIC/SOC 软硬件验证的硬件验证平台,UVHS凭借其高性能、大容量的产品优势及充满未来感的机柜外观,成为展会现场的焦点

合见工软助力玄铁大型多核系统快速构建与验证

提升玄铁高性能RISC-V处理器C920的开发和验证效率,助力玄铁32核处理器系统的验证调通

智多晶Tiny_SoC | 轻量化RISC-V处理器核,开启嵌入式开发新纪元

智多晶Tiny_SoC是基于RISCV-I指令集设计的一款轻量化软核,集处理器核心、丰富外设与智能中断管理于一体,为开发者提供“开箱即用”的轻量化设计体验!

加速RISC-V生态建设,亚科鸿禹携数Core和指令集调试器等EDA工具加入甲辰计划!

无锡亚科鸿禹电子有限公司宣布正式加入甲辰计划,加速推动国产RISC-V生态建设与产业创新

AMD MicroBlaze™ V 处理器-灵活高效的 RISC-V 处理器

AMD MicroBlaze™ V 处理器是一款面向 AMD 自适应 SoC 和 FPGA 的软核 RISC-V 处理器 IP。MicroBlaze V 处理器基于 32 位 RISC-V 指令集架构 

为什么FPGA厂商拥抱RISC-V?不继续发展RISC

下面我们先简单看下RISC-V的发展,然后再分析一下这些FPGA厂商为什么选择RISC-V。

FPGA,被RISC-V完全征服

不知不觉中,FPGA 的 MCU 市场已经成为 100% 基于 RISC-V 的市场,我们也在逐步进入应用处理器市场

Achronix FPGA增加对Bluespec提供的基于Linux的RISC-V软处理器的支持,以实现可扩展数据处理

Bluespec支持加速器功能的RISC-V处理器将Achronix的FPGA转化为可编程SoC

Bluespec加盟Xilinx Partner Program,向Xilinx用户开放2款优化升级的RISC-V处理器IP

Bluespec近日宣布已加入Xilinx Partner Program,并向Xilinx用户开放两款优化升级的RISC-V处理器IP。这两款RISC-V处理器系列是为了满足不同性能和资源的需求而定制的,可以在Xilinx的Vivado和Vitis环境下使用

【资深创客|】五一,5天,自制一个RISC-V

RISC-V-On-PYNQ Overlay实现了在PYNQ-Z2板上的RISC-V处理器及工具链集成,并提供了完整的RISC-V源码与设计流程,得益于PYNQ软件框架,其支持在Jupyter Notebook对RISC-V进行编译、调试与验证,即可以在Jupyter Notebook上编写一段C/C++/RISC-V汇编程序,将编译后的二进制文件放到picoRV32上运行