FPGA设计

FPGA组合逻辑设计技巧分享3

两个 N 位二进制数相加,为防止溢出,应将和设置为 N+1 位。对于无符号 N 位二进制数,最大值为2^N - 1


多 FPGA 系统设计指南:分区、互连与同步的核心策略

本文介绍了多 FPGA 系统设计中的关键问题,包括逻辑分区策略、芯片间互连技术以及跨器件同步机制,并探讨了验证、调试、功耗和系统扩展等工程挑战

FPGA组合逻辑设计技巧分享1:互斥条件分支优先使用 case 语句

尽管当用互斥条件指定if-elsif-else语句和case语句等效,两者都会被综合为多路选择器(MUX),不再具有优先级,但仍建议优先使用case语句

AI 正在重写 FPGA 设计规则:EDA、编译器与软件工程的边界正在消失

在过去二十多年里,FPGA 一直处在一个略显尴尬的位置:它比 ASIC 灵活,却不够高效;比 GPU 可定制,却更难开发。

智多晶HQPEP功耗评估表——赋能FPGA设计早期功耗优化

智多晶重磅发布HQPEP功耗评估工具,聚焦FPGA设计早期的功耗评估需求,为工程师打造高效、便捷的功耗优化解决方案。

AMD Spartan™ UltraScale+™ SCU35 套件加速 FPGA 开发

该套件支持灵活的 I/O 扩展、功耗监测和多传感器连接,同时提供开箱即用的开发体验,满足不同 FPGA 设计经验的用户需求。 

如何评估一个FPGA设计的性能?

评估一个FPGA设计的性能是一个系统性的工作,需要从多个维度和指标进行综合考量。这不仅仅是看“跑得多快”,而是要在速度(时序)、资源、功耗和设计稳健性之间取得平衡。


新版福晞®软件工具全面优化 FPGA 设计环境,加速工程师开发效率

FPGA 设计开发过程中,软件是工程师必不可少的工具,好的软件开发环境可以简化设计者的设计流程,缩短开发时间,提升整体设计效率。

更可扩展的 FPGA 设计:Agilex™ 3/5 FPGA 及 SoC,助力智能化应用高效演进

Agilex™ 5 FPGA 和 SoC 以及新推出的 Agilex™ 3 FPGA 和 SoC 代表着可编程逻辑技术方面的重大飞跃。这两个设备系列均具备全新功能

开发者需要了解的 FPGA 设计要点

在专用半导体中,现场可编程门阵列(FPGA)因其灵活性和高效性,正在成为推动计算创新的重要力量。