All node

Vitis AI 1.2 现已推出!

Vitis™ AI 开发环境是 Xilinx 的开发平台,适用于在 Xilinx 硬件平台(包括边缘器件和 Alveo 卡)上进行人工智能推断。它由优化的 IP、工具、库、模型和示例设计组成。Vitis AI 以高效易用为设计理念,可在 Xilinx FPGA 和 ACAP 上充分发挥人工智能加速的潜力。

这样做就对了!超声成像本可以更好!

医用超声拥有众多显著优势,是目前最为广泛接受和使用的诊断成像方式。在本白皮书中,赛灵思就介绍了处理器件和新的开发环境如何实时地轻松实现这些先进的成像方法。赛灵思 Versal™ 自适应计算加速平台 (ACAP) 器件与赛灵思 Alveo™ 数据中心加速卡可部署在工作站或服务器上,是实现 SA 和 PW 方法的理想硬件选择

洗去浮华,价值浮现:探秘AI 芯片技术与产业发展之路

纵观 AI 发展,2020 年的我们身处何地?是黄金时代?还是寒冬前兆?AI 芯片现状如何,未来将走向何方?赛灵思将为 AI 发展带来什么价值?
且听原深鉴科技 90 后 CEO 姚颂(现赛灵思人工智能高级总监)为您解读

追根溯源,四个层面从本质解决智能制造的挑战

本文提供了此次演讲的音频、视频以飨读者,同时用文字的形式为大家分享酆毅演讲内容要点,献给所有致力于解决智能制造升级转型挑战的人们。

5G 应用中集成射频硬件的表征

一些 5G 系统的制造商正在转向更高水平的硬件集成,并在片上系统(SoC)设备中整合射频转换器和基带处理引擎,以解决功耗和电路板空间问题。虽然这种集成有好处,但负责这些系统表征的工程师面临着访问数据的新挑战,因为之前的独立射频数据转换器现在将与 FPGA 和处理器在同一芯片上进行组合

使用 FPGA I/O 优化来设计更高性价比的 PCB

FPGA 器件凭借强大的功能、灵活性和即时可用性形成极具吸引力的业务驱动力,掀起了一场广泛采用 FPGA 来实现系统 PCB 设计的浪潮。很显然,FPGA 器件的上市时间优势和容量/性能特性已兑现其产品承诺,成为更多资本资源密集型定制 IC/ASIC 解决方案的可行替代方案

【下载】ZCU208 评估板用户指南

Zynq® UltraScale+™ RFSoC ZCU208 评估套件是面向开箱即用评估及前沿应用开发的理想 RF 测试平台。该套件包含 UltraScale+ RFSoC ZU48DR,其集成 8 个 14 位 5GSPS ADC、8 个 14 位 10GSPS DAC 以及 8 个软决策前向纠错 (SD-FEC) 内核,专为快速启动 RF 类应用而设计。

FPGA上电后IO的默认状态

在进行FPGA硬件设计时,引脚分配是非常重要的一个环节,特别是在硬件电路上需要与其他芯片通行的引脚。Xilinx FPGA从上电之后到正常工作整个过程中各个阶段引脚的状态,会对硬件设计、引脚分配产生非常重要的影响。这篇专题就针对FPGA从上电开始 ,配置程序,到正常工作整个过程中所有IO的状态进行分析。

第二届 FPGA应用创新高峰论坛报名表

FPGA是通信、医疗、消费、军工领域不可或缺的关键器件,是实现应用创新的利器,最近两年,除了在传统领域发力,FPGA也在数据计算、汽车电子、人工智能领域大展身手,赛灵思,英特尔等公司的FPGA产品在数据中心、汽车电子等领域应用加速,在与博闻创意携手成功举办第一届FPGA应用创新论坛后,第二届FPGA应用创新论坛将在今年9月深圳国际电子展如期举办,通过此论坛,推广FPGA创新应用,推动FPGA生态建设,欢迎FPGA厂商和生态伙伴报名参会!

论坛时间:2020年9月9日14:00--17:30
论坛地点:深圳国际会展中心(宝安)9展馆 会议室B

会议主要议程:

销售方案:

冠名赞助3万元

获得权益:
1、第一个发言
2、提供参会名单
3、现场可以摆放易拉宝2个
4、可以现场发送资料
5、送专访一条,头条位置在微信发布
6、大会通稿曝光
7、所有大会材料曝光

【视频】Zynq UltraScale + RFSoC 设计方法

2019 XDF 演示文稿:RFSoC 工具和多频带支持示例