judy的博客

把 FPGA 搬进软件无线电:PynqSDR HAT 让通信实验不再 “烧钱”

今天要介绍的这款神器 ——PynqSDR HAT,正试图打破 “软件无线电 = 昂贵设备” 的刻板印象,让 FPGA 级别的通信实验变得触手可及。

关于异步FIFO设计

格雷码是美国学者Frank Gray于1947年提出的一种二进制编码方式,后面这种编码方式就以他的名字命名。实际上,格雷码是有多种编码形式的

基于PCIe XDMA 的高速数据传输系统

既然讲到CXP ,就不能不提PCIe,市面上常见的CXP 采集卡是基于PCIe接口的,为了满足CXP 电口 12.5G 4lane/8lane 或者基于光口的40G/100G 的数据传输带宽

为什么说FPGA是硬件并行的?

在算力需求爆炸式增长的今天,GPU与CPU常占据头条,但 FPGA(现场可编程门阵列)  凭借其独特的硬件并行能力,正悄然重塑高性能计算的边界。

FPGA做深度学习能走多远?

2017年,深鉴科技基于FPGA开发的语音识别引擎横空出世,性能达CPU的43倍,功耗仅为GPU的1/3.5。这一里程碑事件点燃了业界对FPGA赋能深度学习的期待。

FPGA学习常见的误区有哪些?

掌握正确的学习路径,从开发板到Offer的实战攻略。

【Vivado那些事儿】安装好的Vivado如何新增器件

目前Vivado安装文件越来越大,所以在安装时候可以通过减少安装器件而减少所占用的安装空间,但是如果后期我开发时候想使用这些没安装的器件怎么办?

YunSDR小课堂-AIE编程指南(第55讲)

在获取输入或输出缓冲区之后但在释放它之前,缓冲区归内核所有。内核可以负责通过指针或迭代器读取或写入缓冲区,而不会发生数据冲突

FPGA是否也会拥抱开源?

你是否想过,像搭乐高一样自由设计芯片?FPGA(现场可编程门阵列)正是这样的存在——它如同一张“数字白板”,通过编程可瞬间变身成CPU、专用ASIC。

FPGA如何理解?

在智能汽车识别障碍物、5G基站处理海量信号、工厂机器人精准操作的背后,都藏着一块名为FPGA的芯片。它既不像CPU那样家喻户晓,也不像显卡那样引人注目