跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
博客
(更新)什么样的电脑配置跑Vivado FPGA综合最快?
12代酷睿CPU在win10、11下一些问题经过的解决方法(经过实践的)
2022-07-27 |
Vivado
,
FPGA综合
TCL语法中的array命令
array命令:可以查询一个数组变量中已经定义的元素的信息。
2022-07-26 |
tcl语法
,
array命令
Virtex® UltraScale+™ HBM 使用心得(3)——与DDR对比分析
本文主要是和DDR的对比,对项目前期的选型做一分析。
2022-07-26 |
Virtex-UltraScale
,
HBM
Xilinx ILA调试——Xilinx 硬件调试ILA
FPGA综合出来的电路都在芯片内部,基本上是没法用示波器或者逻辑分析仪器去测量信号的,所以xilinx等厂家就发明了内置的逻辑分析仪
2022-07-26 |
FPGA综合
,
ILA调试
,
Vivado
KV260单板PS控制设置IIC开关芯片
在KV260单板中有一个IIC控制的4选1路开关芯片TAC9546A,使用时通过IIC设置该芯片选择IIC通道,PS中输出一路IIC可以控制4路IIC设备。
2022-07-25 |
kv260
从底层结构开始学习FPGA----Xilinx 7 系列 FPGA 的逻辑优势
这篇文章主要是通过介绍7系列与之前产品的对比,来展示7系列产品的基本逻辑单元的优点。
2022-07-25 |
7系列FPGA
TCL语法中的错误和异常
tcl脚本提供了错误和异常处理机制,error可以看做是异常的特例,毕竟导致脚本被终止,除了error还有break、continue、return等。
2022-07-25 |
tcl语法
Virtex® UltraScale+™ HBM 使用心得(2)——性能
在上一篇关于HBM的介绍中,详细介绍了HBM的架构和配置,这里再记录下HBM另一个重要的特性——性能。
2022-07-22 |
Virtex-UltraScale
,
HBM
从底层结构开始学习FPGA——Xilinx 7 系列FPGA 的存储资源优势
Xilinx 7系列FPGA具有灵活的内部存储资源架构,可以可配置为各种不同的尺寸。本文详细解释了这一特性,并阐述了如何进行资源与性能之间的权衡取舍。
2022-07-22 |
7系列FPGA
,
存储资源
Xilinx AX7103 MicroBalze学习笔记——MicroBlaze 串口中断实验
利用 UART IP 以及 AXI Interrupt Contriller IP 实现通过串口发送数据产生中断,控制器接收到中断并将串口发送出来的数据重新通过串口打印出来
2022-07-22 |
AX7103
,
MicroBalze
Virtex® UltraScale+™ HBM 使用心得(1)
最近在xilinx Virtex® UltraScale+™系列的芯片上使用了HBM,发现相比传统的DDR,还是有很多不错的地方,这里对HBM的使用做一个简单的总结。
2022-07-21 |
HBM
,
Virtex-UltraScale
TCL语法中的文件访问
tcl对于文件的操作还是比较强大的,通过一些命令可以对文件进行一些操作。
2022-07-21 |
tcl语法
从底层结构开始学习FPGA——MMCM与PLL
锁相环是一种控制反馈电路。PLL对时钟网络进行系统级别的时钟管理和偏移控制,具有时钟倍频、分频、相位偏移和可编程占空比的功能
2022-07-21 |
MMCM
,
锁相环
TCL语法中的控制流、过程
tcl中的控制和C语言差距不大,包括if、while、for、foreach、switch、break、continue等。
2022-07-20 |
tcl语法
Xilinx AX7103 MicroBalze学习笔记——MicroBlaze 按键中断实验
通过 AXI GPIO 检测按键状态产生中断信号,中断控制器检测到中断后,给处理器发送中断请求
2022-07-20 |
AX7103
,
MicroBalze
第一页
前一页
…
44
45
46
…
下一页
末页