15张图带你了解Zynq 架构是怎样的?

ZYNQ架构:双核ARM Cortex-A9 处理器:ARM Cortex-A9 是一个应用级的处理器,能运行完整的像Linux 这样的操作系统,传统的现场可编程门阵列(Field Programmable Gate Array,FPGA)逻辑部件:基于Xilinx 7 系列的FPGA 架构

硬件加速自然语言理解解决方案

Messaging Classification Appliance(消息分类工具)由 Xilinx 和 Supermicro 合作推出,是一种预封装的软件和硬件解决方案,可通过理解语义内容(消息的含义和意图)实时大规模地过滤、分类和路由消息流。

【视频】Xilinx 与大陆集团联合打造汽车行业首款量产版自动驾驶 4D 成像雷达

赛灵思将通过 Zynq® UltraScale+™ MPSoC 平台支持大陆集团开发新款高级雷达传感器( ARS ) 540,联手打造汽车行业首款量产版 4D 成像传感器。双方的合作将助力配备 ARS540 的新车型实现 SAE J3016™ L2 功能,为迈向 L5 自动驾驶系统铺平道路。

开发者分享 | 赛灵思 PL 和 PS IBIS 模型解码器

赛灵思为 FPGA 和 MPSoC 器件中所有受支持的 I/O 标准提供了 I/O 缓存信息规范 (I/O Buffer Information Specification, IBIS) 模型。本篇博文旨在提供有关如何为可编程逻辑 (PL) 和处理器系统 (PS) 多用途 I/O (MIO) 进行 IBIS 模型名称解码的指导信息。

【Demo演示】看米尔EdgeBoard FZ3如何玩转AI识别?

FZ3是米尔与百度紧密合作推出的一款基于Xilinx Zynq Ultrascale CZU3EG芯片打造的深度学习计算卡,芯片内部集成了4核ARM A53处理器+GPU+FPGA的架构,具有多核心处理能力、FPGA可编程能能力以及视频流硬件解码能力等特点

FPGA图像合规性审查系统解决方案

移动互联网时代,每时每刻都在产生大量的图像和视频内容,内容提供商面临的主要问题是如何实现对内容的有效过滤,避免不允许的内容被公开。睿视演示了一种基于AI+FPGA的图像过滤方法,使用Xilinx Alveo加速器卡对特定图片/视频内容进行有效实时过滤。

AXI总线详解-不同类型的DMA

几个常用的 AXI 接口 IP 的功能(上面已经提到):
AXI-DMA:实现从 PS 内存到 PL 高速传输高速通道 AXI-HP<---->AXI-Stream 的转换
AXI-FIFO-MM2S:实现从 PS 内存到 PL 通用传输通道 AXI-GP<----->AXI-Stream 的转换

利用超大规模GTH收发器实现SMPTE SDI接口应用说明

本应用说明提供了一个包含控制逻辑的模块,用于将SMPTE UHD-SDI与UltraScale™ GTH收发器耦合,形成一个完整的UHD-SDI接口。本应用说明还提供了一个在Xilinx UltraScale FPGA KCU105评估板上运行的SDI设计示例。

使用 FPGA 的下一代生物识别匹配引擎解决方案

Gemalto 的生物识别技术与基于 FPGA 的匹配引擎相结合,具有速度、成本降低、高能效、 可扩展性和灵活性方面的独特优势。

万字长文理解吃透 Zynq 的定时器们

在ZYNQ的体系结构中定时器太丰富了,而大量的教程中基本就只玩了私有定时器,可以中断就OK了。其实在ZYNQ中定时器资源很丰富,每个CPU有自己的私有定时器和看门狗,有一个所有CPU共享的全局定时器和看门狗,两个三路定时器还有AXI_TIMER的IP可用,不过好像很少有博客把这些测试完。