FPGA工程师注意!掌握这些有源电容放电电路设计要领,和“损坏系统”说拜拜!

电信设备,服务器和数据中心的最新FPGA具有多个电源轨,需要正确排序才能安全地为这些系统上下供电。高可靠性DC-DC稳压器和FPGA电源管理的设计人员需要一种简单的方法来安全地放电大容量电容器,以避免损坏系统。

在线研讨会:软件工程师也能轻松上手的硬件加速卡 - Alveo

FPGA 开发传统上来说是专业的硬件工程团队的领域,他们使用 RTL 进行复杂的特定领域的架构开发。但是,自从赛灵思发布了 Alveo 加速卡之后,它使得定制硬件开发变得更加容易,不再是硬件工程团队的专属了,软件开发人员同样也可以更轻松地进行使用......

软件更新:Vivado 2019.1 现已开放下载

Vivado Design Suite 可提供通过新一代 C/C++ 及 IP 设计实现超高生产力的新方法。下载最新 UltraFast™ 高层次生产力设计方法指南,实现比用传统方法提升 10~15 倍的生产力。Vivado HLx 版本:

技术分享:信号完整性仿真 - 入门

在这篇文章中,我们将介绍如何调用 Hyperlynx、如何设置简单的原理图以及如何运行一些基本的仿真操作。Hyperlynx 可支持下列两种仿真工作流程。

改变游戏规则:只有赛灵思 SoC 才能满足的两种新兴汽车应用!

去年六月,我曾写过赛灵思 FPGA 技术为汽车市场带来的五大优势。那时,我提出了一个“预告”,即赛灵思预计推出两款功能强大的新型汽车应用……这些功能只有通过赛灵思自适应智能 FPGA 技术才有可能实现。

——Willard Tu,赛灵思汽车电子高级总监

上新:Zynq UltraScale+ RFSoC ZCU111 评估套件

Zynq® UltraScale+™ RFSoC ZCU111 评估套件有助于设计人员为无线、有线接入、预警 (EW)/雷达以及其它高性能 RF 应用快速启动 RF-Class 模拟设计。

ZYNQ开发(六)ZYNQ的UART加载

ZYNQ的启动镜像是由FSBL程序,PL配置文件,应用层软件三个部分组成,其通过SDK的软件生成工具把三个部分按规定的格式拼凑成一个.bin文件,最终将这个文件写入到QSPIFLASH中,整个ZYNQ在配置好启动方式为FLASH启动后,便可做到上电自启动运行下载到FLASH中的用户程序。

Xilinx AI SDK 用户指南发布了,欢迎下载!!!

Xilinx AI SDK是一组用于深神经网络开发工具包(DNNDK)和深学习处理器单元(DPU)的高级库。通过整合大量高效、高质量的神经网络,Xilinx AI SDK提供了一个易于使用的统一接口。这简化了深学习神经网络的使用,即使对于不了解深度学习或FPGAs的用户也是如此。

ZYNQ开发(五)双核启动

ZYNQ是一种主从关系的AMP架构,通过松散耦合共享资源,允许两个处理器同时运行自己的操作系统或者裸机应用程序,在各自运行自己的程序或者系统的时候,可以通过共享内存进行双核之间的交互。双核启动中,cpu0完成系统的初始化,与cpu1进行通信,读写共享内存

Xilinx7系列FPGA SelectIO篇(2)——IO逻辑资源简介

上篇咱们简单的说了I/O的电气特性,本篇咱们接着介绍I/O逻辑资源,先贴上两张图。图1为HPBANK的I/O模块,图2为HRBANK的I/O模块,两者区别在于后者无ODELAYE模块。