All node

【工程师分享】测试MPSoC GEM 的1588功能

MPSoC的MAC支持1588。在Linux Kernel的配置项中使能CONFIG_MACB_USE_HWSTAMP,并在Linux rootfs添加Linux ptp/ethtool,就可以运行1588的软件命令ptp4l。

Versal ACAP CLB - 数据输入多路复用器 (IMUX) 寄存器不受支持

如果用户设计在可编程逻辑中明确强制使用数据 IMUX 寄存器,那么逻辑函数可能不正确。IMUX 寄存器旨在用于进行 Vivado 自动时序最优化。Vivado 设计工具会在时序最优化期间对 IMUX 寄存器进行相应管理,以避免发生此错误。

2021国际AIOT生态发展大会报名表

【视频】SmartLynq+ 模块教程

SmartLynq+ 模块教程视频介绍了如何在 Versal ACAP 设计中包括高速调试端口,并演示了 SmartLynq+ 模块配置和 Linux 映像下载流程。

硬件设计—JTAG链

JTAG是一种国际标准测试协议(IEEE 1149.1兼容),主要用于芯片内部测试。现在多数的高级器件都支持JTAG协议,如DSP、FPGA器件等。标准的JTAG接口是4线:TMS(测试模式选择)、TCK(测试时钟输入)、TDI(测试数据输入)、TDO(测试数据输出)

【工程师分享】使用ffmpeg把mp4转换为NV12文件

在测试MPSoC VCU的编解码时,经常需要使用NV12 YUV文件。YUV文件很大,所以经常依靠解压MP4等文件来产生NV12 YUV文件。 FFMpeg是一个强大的工具,可以用来从MP4文件生成NV12 YUV文件。

280MHz 全频段 C-band解决方案来了

为展现赛灵思芯片和射频 IP 的可扩展能力,赛灵思与 Skyworks 公司共同协作,带来基于赛灵思第三代 RFSoC 器件和 Skyworks SKY66523-11 功率放大器的280MHz 全频段 C-band 瞬时带宽解决方案。

开箱+研讨会,深入了解 KRIA SOM

随着以人工智能技术为代表的数字经济浪潮的来临,如今,AI 正越来越多地被部署于边缘应用,这些应用要求以低时延、低功耗和小封装尺寸执行大量数据处理。要想实现这一综合要求就必须为整体 AI 流程和非 AI 流程都进行提速,这也要求加速平台必须具备灵活应变的能力。

云上预约 | 多维度聚焦 AI 前沿

AI 作为当下的热门行业,蕴藏着巨大的市场机会与风险挑战,而面对这样的新兴领域,无论是专业人士或是企业都需要不断交流学习,从而激发灵感,加速创新。5 月 20 日,安富利将携手赛灵思在内的合作伙伴举办“安富利 AI 云展会”,全方位展示 AI 和机器学习领域的创新技术、应用和解决方案。

开发者分享 | 时序路径分析提速

在 FPGA 设计进程中,时序收敛无疑是一项艰巨的任务。低估这项任务的复杂性常常导致工作规划面临无休止的压力。赛灵思提供了诸多工具,用于帮助缩短时序收敛所需时间,从而加速产品上市。本篇博文描述了一种方法,能够有效减少时序路径问题分析所需工作量