【视频】在低配置 Xilinx NIC 上进行 OvS 卸载,以加速 vRAN
judy 在 周一, 05/06/2019 - 09:23 提交
在 MWC19,Xilinx 使用 Xilinx Alveo卡(运用 OvS 加速和遥测技术)与我们在 Barefoot 的合作伙伴展示了应用级加速。
在 MWC19,Xilinx 使用 Xilinx Alveo卡(运用 OvS 加速和遥测技术)与我们在 Barefoot 的合作伙伴展示了应用级加速。
描述了用于提高设计吞吐量的 HLS PIPELINE 指令
本视频介绍了 Vivado HLS 工具从 C 语言设计中抽象出来的端口级协议。
由 Xilinx Zynq 助力、基于 Octopus 软件无线电(SDR)平台的 InfiNet Quanta 5 在移动世界大会首次亮相演示。
深入介绍高层次综合及 Vivado HLS 工具的基础知识。
观看本视频,了解和学习 Vivado System Generator for DSP 2018.3 版本中全新的超级采样率模块集(SSR)。它提供了与 Matlab 和 Simulink 集成的设计流程,以加速 Zynq UltraScale+ RFSoC 器件上高速 DSP 应用的设计和实现。
NetQuest 是一家为实现网络监控提供网络监控和接入产品的知名供应商,在其优化的数太比特 OMX3200 系统中使用 Xilinx FPGA 进行 100G 网络包处理。OMX3200 可配置多达 4 个模块,每个模块都有自己的海量 FPGA
今年年初,三星在韩国完成了世界首例 5G 新无线电(NR)的商用部署,并预计在2019年起陆续在全球其他国家展开部署。在MWC 2019 (2019 年世界移动通信大会)上面,赛灵思执行副总裁 Liam Madden 接受了现场采访,并向广大观众分享了关于与三星合作建立 5G 生态系统的观点
Zynq® UltraScale+™ RFSoC 集成 RF 采样数据转换器和 SD-FEC 硬 IP 模块,可提供一个能够满足 5G NR 解决方案重要尺寸及功耗需求的、灵活应变的单片无线电解决方案。
介绍 Vivado® HLS 工具从 C 语言设计中抽象出来的端口级 AXI 接口协议。