提高Xilinx FPGA Flash下载速度
wyh102 在 周一, 02/13/2023 - 16:10 提交
最近在编写完FPGA逻辑,成功生成.bin文件后,发现将数据流文件烧写到Flash时间过长
最近在编写完FPGA逻辑,成功生成.bin文件后,发现将数据流文件烧写到Flash时间过长
都知道FPGA的启动方式有很多种,比如JTAG、SPI,BPI,SeletMAP,Serial等等吧,又分为主从即Master和Slave(时钟由FPGA的管脚发出,专用的CCLK信号为主,否则为从,有的配置有辅助时钟EMCCLK,它由外部的晶振提供,从FPGA的EMCCLK输入,经过专用的逻辑,再从CCLK管脚输出给想用的器件,),那么问题来了,配置失败怎么办呢??????????????
DONE 变为高电平后应给 CCLK 应用多少个时钟周期以确保我的 FPGA 器件完全工作。