闲谈 Vitis AI | DPU 在 UltraScale 平台下的软硬件流程 (1)
judy 在 周三, 12/21/2022 - 15:55 提交
本篇主要是闲谈个人对于Vitis AI的整个开发流程的理解,主要是想帮助一下新手快速找到一个开发目标
为智能硬件开发者、创客提供有关基于英特尔嵌入式处理器的应用技术介绍和合作伙伴方案介绍
本篇主要是闲谈个人对于Vitis AI的整个开发流程的理解,主要是想帮助一下新手快速找到一个开发目标
今天,机器人开发人员对 AMD Kria™ KR260 机器人入门套件的发布充满期待
对于系统设计工程师来说,时序问题在设计中是至关重要的
本文讲述了如何对上述情况进行分析,以便用户能更好的理解Scan Clear和MBIST的功能。
前一篇我们主要以单片机为例子讲述了FPGA和单片机内部结果的差异来解释“现场可编程的门阵列”
这次用KR260,我们挑战了一下更高难度,想尝试一下实际开发起来是一种怎样的体验
什么是FPGA? 我们的FPGA有个中文名称叫“现场可编程的门阵列”,这又是一个什么概念呢?
Xilinx越来越多的例程,给出的参考设计是基于Block Design设计方法的
本文是FSBL关于看门狗的用法总结。
本文重点介绍JESD204B时钟网络。