跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
利用 LSB 纠正技巧对中点值进行收敛舍入的用例
驱动工业机器人,电机控制开发如何快速上手?
Microchip PolarFire® FPGA为机器人打造“最强大脑”
你真的知道Python的字符串是什么吗?
根据维基百科定义:字符串是由零个或多个字符组成的有限序列。而在Python 3中,它有着更明确的意思:字符串是由Unicode码点组成的不可变序列(Strings are immutable sequences of Unicode code points.)
2019-09-25 |
python
xilinx oddr idelay用法简单介绍
我们知道xilinx FPGA的selectio中有ilogic和ologic资源,可以实现iddr/oddr,idelay和odelay等功能。刚入门时可能对xilinx的原语不太熟练,在vivado的tools-> language templates中搜索iddr idelay等关键词,可以看到A7等器件下原语模板。复制出来照葫芦画瓢,再仿真一下基本就能学会怎么用了。
2019-09-25 |
Xilinx
,
ODDR
Xilinx FPGA常见配置模式总结
Spartan6系列FPGA常见的配置模式有5种,由模式输入管脚M1、M0决定。该5种模式可分为3大类,1. JTAG模式(可归为从模式);2. 主模式;3. 从模式。
2019-09-24 |
Xilinx FPGA
ZYNQ进阶之路4--PL端uart接收设计
在ZYNQ进阶之路3中我们讲解了PL端UART 发送的设计,本节我们讲解PL端实现串口UART的接收设计。
2019-09-24 |
Zynq
,
UART
【视频】医疗成像、诊断及临床设备的智能解决方案
通过异构多处理、I / O 灵活性、基于硬件的确定性控制以及在网络安全、安全性和机器学习领域的全面解决方案,满足可扩展医疗保健平台不断增长的需求。
2019-09-24 |
医疗成像
,
解决方案
时序分析的基本概念和术语
发起沿和捕获沿(Launch edge & Capture edge)
2019-09-24 |
时序分析
xilinx 7系列FPGA时钟篇(2)_时钟区域简介
上一篇咱们介绍了7系列FPGA的整体时钟架构,知道了FPGA是由很多个时钟区域组成,时钟区域之间可以通过Clock Backbone 和CMT Backbone来统一工作。本篇咱们就说一下时钟区域的内部结构。
2019-09-23 |
7系列FPGA
,
时钟
价值1450元!Xilinx Zynq7010/20开发板免费申请
9月20日,米尔携手电子发烧友、电路城、面包板三大平台举办的MYD-C7Z010/20开发板试用活动正式上线啦!本次试用活动,是米尔回馈给各位电子工程师的重磅福利,只要您积极配合参与活动, 价值1450元 的MYD-C7Z010/20开发板试将免费赠送。
2019-09-23 |
Xilinx
,
Zynq-7010
,
免费申请开发板活动
Python 浮点数的冷知识
上周的PyCoder's Weekly上分享了一篇小文章,它里面提到的冷知识很有意思,作者稍作补充,分享给大家。它提到的部分问题,读者们可以先思考下:若两个元组相等,即 a==b 且 a is b,那么相同索引的元素(如a[0] 、b[0])是否必然相等?若两个对象的 hash 结果相等,即 hash(a) == hash(b),那么它们是否必然相等呢?
2019-09-23 |
python
,
浮点数
您的存储器堆叠了吗?—— 赛灵思推出16GB HBM FPGA
当您想到处理性能时,脑子里最先出现的影响因素往往并不是存储吧?但是,如果您正在处理大量的大型数据集,那么每个步骤的带宽都会影响到您完成工作的速度和效率。对于AI应用、8K视频处理、医疗成像、区块链和汽车解决方案等工作负载,高带宽性能带来的差异就如同玩具水枪与消防水带的区别。
2019-09-23 |
存储器
,
FPGA
HLS和Alveo迎来Fintech的新时代
FPGA在fintech领域的应用历史悠久,Virtex时代就可见高频交易的应用。FPGA由于其内部逻辑及计算单元的丰富性和灵活性,可定制低延时、高吞吐率的设计,基本上可以碾压软件实现的性能。
2019-09-23 |
HLS
,
Alveo
利用Xilinx的DSP Supertile降低CNN50倍延时-腾讯联合Xilinx在FPL发表长文
在本文中,我们开发了一个 FPGA 加速平台,该平台利用统一的framework架构,在数据中心实现通用卷积神经网络(CNN)推断加速。为了克服计算限制,4,096个DSP阵列用于不同类型卷积的超级单元(supertile units, SU),其在500MHz下提供高达4.2 TOP/s 16位定点性能。
2019-09-20 |
DSP Supertile
,
CNN
黑客来袭,保护医疗与工业资产迫在眉睫!
现在,黑客们正变得愈发“老练”,他们将攻击对象对准那些敏感的、存在潜在弱点的、复杂的目标,譬如医疗和工业网络。赛灵思医疗与工业物联网解决方案及Zynq® UltraScale+™ SoC平台,能够为医疗和工业设备提供亟需的防御系统,而这也正是医院与制造业工厂的大型网络不可或缺“操作技术”。
2019-09-20 |
工业物联网
,
医疗
学会Zynq(25)UART的基本使用方法
上文对Zynq中的UART控制器做了简单介绍。从本文开始将以实例的方式详细讲述UART的各种使用方法。本文是UART最基础的使用方法,每秒发送一个“hello world”,实现的功能与printf或xil_printf相同。但后面介绍UART更复杂特性的文章,都是在本文设计的基础上进行改动。 SDK程序设计 Vivado中配置Zynq时启用开发板提供的UART接口。SDK中user_uart....
阅读详情
2019-09-20 |
Zynq
,
UART
ZYNQ进阶之路3--PL端UART 发送设计
在ZYNQ进阶之路2中我们讲解了PL端PWM呼吸灯的设计,本节我们讲解PL端实现串口UART的发送设计。
2019-09-19 |
Zynq
,
UART
‹‹
450 中的第 361
››