FPGA开发技巧备忘录——如何修改vivado IP源码
judy 在 周三, 12/14/2022 - 17:26 提交
为什么要修改IP核内的源码,说如何之前,先说为什么。
为什么要修改IP核内的源码,说如何之前,先说为什么。
本文主要对RFSoC的ADC内部结构以及数字步进衰减器和过压功能进行介绍。
本文介绍以下内容:GTX/GTH收发器TX结构,GTX/GTH收发器TX接口配置和时钟方案
Verilog的编译和C语言的编译二者自然不可同日而语,具体到FPGA的开发
最近在项目中遇到一个反压的问题,简化下模型如下图所示
承接前文,本文是射频数据转换器IP使用介绍的第二篇
本文继续介绍7系列FPGA收发器的共享功能,主要包括以下几个方面内容
精确的热分析在很多电子产品设计中都有着举足轻重的作用,在高端的PCB设计中尤为突出。
例化和推译是在FPGA设计中使用元件的两种不同方法,每种方法都有其优、缺点。
本文对射频数据转换器(RFSoC RF Data Converter )进行了简要描述说明