Verilog的基础语法

虽然Verilog硬件描述语言有很完整的语法结构和系统,这些语法结构的应用给设计描述带来很多方便。但是Verilog是描述硬件电路的,它是建立在硬件电路的基础上。有些语法结构是不能与实际硬件电弧对应起来的,比如for循环,它是不能映射实际的硬件电路的,因此,Verilog硬件描述语言分为可综合和不可综合语言。

开箱即用:率先体验最新 Versal Prime 系列可编程 NoC (附中文视频)

Versal Prime 系列是业界第一款自适应计算加速平台 (ACAP),是以标量化、自适应、智能为特点的计算引擎,支持嵌入IP 的“集成 shell”和可编程片上网络 (NoC)。集成 shell 可为用户提供标准功能的优化实现比如 PCIe®、内存控制器等。此功能开箱即用!

ISE 2020: 当 8K 遇见 Xilinx 7nm Versal

2月11-14日, 一年一度的欧洲专业视听集成设备与技术博览会 ISE 2020 将在荷兰阿姆斯特丹举行,赛灵思公司携业界首个 HDMI 2.1 FPGA 实现方案亮相 – 这是8K基于赛灵思最新赛灵思 7nm Versal AI Core 系列的首次方案演示。

【下载】7 系列 FPGA 配置用户指南

通过将特定于应用程序的配置数据(比特流)加载到内部存储器中,可以配置Xilinx®7系列FPGA。 7系列FPGA可以从外部非易失性存储设备加载自身,也可以由外部智能源(例如微处理器,DSP处理器,微控制器,PC或板载测试仪)进行配置。 在任何情况下,都有两个常规配置数据路径。

Verilog基础知识

Verilog HDL是一种用于数字系统设计的语言。Verilog HDL既是一种行为描述的语言也是一种结构描述的语言。无论描述电路功能行为的模块或描述元器件或较大部件互联的模块都可以用Verilog语言来建立电路模型。Verilog模型可以是实际电路的不同级别的抽象。

【视频】XDF 2019演讲回放 | 探索在现实世界系统中实现安全和强大的ML的途径

现代ML算法不透明,易碎,并且容易受到数据中毒和篡改以及各种干扰的影响。 向在现实世界系统中部署AI的转变要求我们评估ML算法是否安全,强大和安全。 加入我们的行列,我们考虑这些问题可能如何对您的系统的性能和行为产生巨大和出乎意料的影响。

FPGA时序约束实战篇之伪路径约束

在不加时序约束时,Timing Report会提示很多的error,其中就有跨时钟域的error,我们可以直接在上面右键,然后设置两个时钟的伪路径。

Xilinx芯片存储介绍

Xilinx的FPGA芯片中可以作为存储资源的包括LUT、BRAM、URAM。

资深FPGA工程师讲给初学者的肺腑之言

很多FPGA初学者,都会怀疑学习FPGA有没有前途,发展前景怎么样,到底该怎样学习FPGA???各种迷茫,导致无法踏踏实实、全身心投入FPGA学习与开发工作中。下面请看看一个死磕FPGA 15年的大神给大家的肺腑之言,相信看完之后的你不在徘徊、不再犹豫、能够勇往直前。

FPGA时序约束理论篇之IO约束

I/O约束是必须要用的约束,又包括管脚约束和延迟约束。管脚约束就是指管脚分配,我们要指定管脚的PACKAGE_PIN和IOSTANDARD两个属性的值,前者指定了管脚的位置,后者指定了管脚对应的电平标准。