高质量的verilog代码是什么样的?

高质量的verilog代码主要包含以下几个要素:可读性、功能、性能、标准化、稳定性、可定位。

【赛灵思开发者大会PPT下载】隆重介绍 Vitis 统一软件平台

Introducing the Vitis Unified Software Platform
隆重介绍 Vitis 统一软件平台

当金融遇到科技会发生什么?完美“跨界”背后的幕后英雄是它

“FPGA 在金融科技领域的应用历史悠久,但直到赛灵思 Vivado HLS 和 Alveo 加速卡的出现,终于让金融行业可以尽情地享受自适应计算加速所带来的‘极速、稳定、低延时’的完美体验。”在本月初的XDF-亚洲站上,中泰证券 CIO 程龙由衷指出。是的,金融科技开发已经迎来了新时代!

【视频】CCIX 演示 - 解决片外加速器互联的需求

视频来自 2019年超算大会,赛灵思现场演示了通过 CCIX 协议将赛灵思 Alveo U280 连接到了 Arm Neoverse N1 平台。CCIX 协议可让我们将驻留在 U280 上的内存直接映射到 Arm 主机的 NUMA 存储器映射中。

PCIe 之后的高速连接标准是什么?“三大必须”为你做出选择!

机器学习和大数据应用正在彻底改变处理数据的方式。整个行业需要找到在保持低功耗的同时,提高计算性能的途径。对于当前的许多计算任务,连接处理器的专用硬件加速器完成该任务的速度和功耗都要比独立工作的处理器出色。

Zynq 7000的PS为PL分配信号

在PS内的时钟模块可以为PL提供4个时钟FCLKCLK[3:0],这4个时钟的频率可以通过配置界面进行修改。由于这4个时钟的频率由PS引到PL中,所以可将FCLK连接到PL时钟缓冲区,作为PL内定制外设的时钟源。

IoT 领域 Xilinx 花开两枝,Versal 与 Zynq MPSoC 双双获奖!

12月12日,由全球电子科技领域专业媒体电子发烧友举办的“2019年度第六届中国IoT大会”在深圳圆满落幕。赛灵思 Versal™ 自适应计算加速平台(ACAP)荣膺 “IoT技术创新奖”。

【视频】赛灵思面向 5G 应用的第三代 RFSoC 平台

本视频将向您详细演示赛灵思第三代 Zynq® UltraScale+™ RFSoC 器件,这是全球唯一集成高性能数模/模数转换器的硬件可编程 SoC ,不仅全面支持 6GHz 以下频段,还可为毫米波应用提供更广泛的支持。

自主泊车不是梦,Xilinx 为百度量产型自主泊车专用车载计算平台 ACU-Advanced提供强大动力

昨天,在 2019 年百度 Apollo 生态大会上, 百度展示了其最新量产型自主泊车专用车载计算平台 ACU-Advanced —— 这是业界首款基于赛灵思全球领先的车规级异构多核处理器平台—— XA Zynq UltraScale+ MPSoC 5EV 而实现的量产级 AVP 专用车载计算平台。

在Vivado中,您使用过TCL吗?

Vivado是Xilinx最新的FPGA设计工具,支持7系列以后的FPGA及Zynq 7000的开发。与之前的ISE设计套件相比,Vivado可以说是全新设计的。无论从界面、设置、算法,还是从对使用者思路的要求,都是全新的;在运行速度、算法优化和功能整合等很多方面都有了显著地改进。