Xilinx SDK 初学之——API函数笔记(timer相关函数)

初学Xilinx SDK的开发,下面记录使用到的API函数及自己的理解。若有误,还请指教。

1、XScuTimer_Config *XScuTimer_LookupConfig(u16 DeviceId)

Zynq-7000 ARM端helloworld实验

作者:OpenSLee

1. 背景知识

Vivado使用技巧(13)——CSV文件定义IO Ports

定义I/O Ports信息
每个完整的FPGA设计必然包含I/O Ports定义与配置环节。I/O Ports包含了FPGA内部信号、管脚、PCB之间的连接关系。常用的设计方法有两种:

Gartner 2018 新兴技术成熟度曲线揭示五大趋势

编译自 SmarterWithGartner

请为 Xilinx 投上您的宝贵一票! —— 2018 “全球电子成就奖”投票及抽奖活动

2018 “全球电子成就奖”投票及抽奖活动 (2018 World Electronics Achievements Awards)现已正式上线。

同类首创:支持 FPGA 逻辑的多 Gb ADC/DAC 采样套件

作者:Joe DeLaere,赛灵思 Zynq UltraScale+ RFSoC 套件产品市场经理

Zynq串口调试中遇到的问题

作者:圆宵,来源:FPGA那点事儿

【视频】动态调整Xilinx FPGA收发器电源1V±0.25%

ADI Guneet Chadha演示如何使用电源系统管理使FPGA内核或I/O(例如:高速收发器)的电源输出电压(1V)保持在很小的容差范围内(0.25%)还显示了“如何确定电源裕量”

用于高功率机器视觉闪光灯的 LED 驱动器

作者:Keith Szolusha 和 Kyle Lawrence

Zynq中纯PL编程

没接触zynq之前,只用过FPGA,在FPGA中用verilog编程简单明了,后来稍微学习过一点nios ii,就在FPGA中也用过一点点nios ii。所以在刚接触zynq的时候,我就感觉zynq跟altera的FPGA和nios ii的编程肯定会有一些相似的地方。