Vitis

AMD Vitis™ 软件平台是一款开发环境,主要用于开发包括 FPGA 架构、Arm® 处理器子系统和 AI 引擎在内的设计。Vitis 工具与 AMD Vivado™ ML 设计套件相结合,可为设计开发提供更高层次的抽象。

AMD Vitis™ 统一软件平台 2025.2 版现已推出

AMD Vitis™统一软件平台 2025.2 版现已推出,此版本为使用 AMD Versal™ AI Engine 的高性能 DSP 应用提供了更出色的设计环境,还增强了仿真功能以加快复杂设计。

Vitis 嵌入式设计教程设计中心

Vitis 嵌入式设计教程旨在提供有关创建嵌入式设计的信息。了解如何在 AMD 自适应 SoC 和 MicroBlaze 软核处理器上构建和使用嵌入式操作系统和驱动程序。


在 AMD Vitis™ Unified IDE 中释放系统设备树 (SDT) 的潜力

您将在这篇博客中了解系统设备树 (SDT) 以及如何在 AMD Vitis™ Unified IDE 中使用 SDT 维护来自 XSA 的硬件元数据。

AMD Vitis™ 统一软件平台调试 - 在应用程序调试期间分析栈和堆使用情况

随着 AMD Vitis™ 统一软件平台 2021.2 的发布,Vitis 引入了一个 Tcl 脚本,用于在应用程序运行的特定时间点协助查找栈和堆的内存使用情况。

Vitis 参考指南(附下载)

AMD 自适应计算文档按一组标准设计进程进行组织,以便帮助您查找当前开发任务相关的内容。您可以在设计中心页面上访问 AMD Versal™ 自适应 SoC 设计进程。

设计实现:AMD Vitis™ 统一软件平台功能仿真

了解 AMD Vitis 平台中的功能仿真(VFS) 如何帮助验证逻辑正确性、优化设计行为,以及简化从仿真到硬件部署的流程。

设计实现:如何在 AMD Vitis™ 统一软件平台中运行设计

本视频介绍了 GitHub 基础知识,讲解了 AMD Vitis DSPLib,并重点介绍了相关实现教程。

RFDC 应用流程 - 在 ZCU208 评估板上通过传统 Vitis 和 Vitis IDE 来运行 xrfdc_read_write_example

本篇博文演示了在 ZCU208 评估板上运行简单的 RFDC 示例的不同 Vitis™ 流程。此处使用的是 xrfdc_read_write_example,但并不限制您实现自己的应用

针对VITIS无法支持的以太网芯片的LWIP库修改方法以(YT8531DH为例)

以(YT8531DH为例),本文针对VITIS无法支持的以太网芯片的LWIP库修改方法。

AMD Vitis™ 统一软件平台 2025.1 现已推出

全新 AMD Vitis™ 统一软件平台 2025.1 版正式上线!此最新版本为使用 AMD Versal™ AI 引擎的高性能 DSP 应用提供了改进后的设计环境。