Vitis

AMD Vitis™ 软件平台是一款开发环境,主要用于开发包括 FPGA 架构、Arm® 处理器子系统和 AI 引擎在内的设计。Vitis 工具与 AMD Vivado™ ML 设计套件相结合,可为设计开发提供更高层次的抽象。

Vitis HLS 系列 1:Vivado IP 流程(Vitis 传统 IDE)

这篇博客旨在逐步演示如何使用 Vitis HLS 来创建一个 HLS IP,通过 AXI4 接口从存储器读取数据、执行简单的数学运算,然后将数据写回存储器

使用 Vitis Model Composer 生成 FPGA IP 核

今天的教程提供了创建自定义 IP 的分步指南,从算法开发到准备 IP 生成的模型,包括资源和时序分析,最后将其添加到 Vivado IP 目录。

使用 Vitis 进行数据中心加速用户指南

本指南的目标是介绍关键概念,并提供一条途径以供您使用基于 FPGA 的 AMD Alveo 加速器卡、 AMD Vitis 编译器和统一集成设计环境来开始应用加速。

使用 Vitis 进行嵌入式设计开发用户指南

AMD Vitis™ 工具套件包含多种设计技术,用于开发以 AMD 器件为目标的异构嵌入式应用。

AMD Vitis 统一软件平台 2024.2 现已推出!

全新 AMD Vitis 统一软件平台 2024.2 版本已于近期推出。系统架构师和开发人员可以借助新版本进一步提升其设计开发流程,同时提高整体系统性能。

AMD Vitis™ Unified Software Platform 2024.2 现已推出!

全新 AMD Vitis™ Unified Software Platform 2024.2 版本推出。系统架构师和开发人员可以借助新版本进一步提升其设计开发流程,同时提高整体系统性能

优化C++ 算法:在 Vitis™ HLS 中实现卓越性能

在本次网络研讨会中,我们将深入探索 Vitis™ Unified IDE的新特性,并展示过滤器和加密模块的实际应用示例。

AMD Vitis 统一软件平台 2024.1 现已发布

通过新版本,系统架构师和开发者可以进一步优化设计开发流程,同时提升整体系统性能。

Vitis中的Libraries新功能

Vitis 2023.2是Vitis开发工具变化较大的一个版本,设计流程和界面发生了变化。今天介绍一下Vitis New IDE的一个新功能。

在 Windows 10 上创建并运行 AMD Vitis™ 视觉库示例

本篇文章将演示创建一个使用 AMD Vitis™ 视觉库的 Vitis HLS 组件的全过程。此处使用的是 Vitis Unified IDE。