应对 HPC SoC 中的 PCIe 6.0 功耗和延迟挑战
judy 在 周一, 04/29/2024 - 09:59 提交
本文将深入探讨 PCIe 延迟和功耗考虑的复杂性,讨论在 HPC SoC 设计中优化这些关键方面的策略。
为智能硬件开发者、创客提供有关基于英特尔嵌入式处理器的应用技术介绍和合作伙伴方案介绍
本文将深入探讨 PCIe 延迟和功耗考虑的复杂性,讨论在 HPC SoC 设计中优化这些关键方面的策略。
机器人技术可能很复杂。在这个项目中,我们看到AMD Kria™ KR260套件可以使用ROS 2快速开发机器人解决方案
智多晶应用团队的一项Precise_PWM demo,使用智多晶FPGA将PWM控制精度从FPGA应用常见的10ns~5ns的水平提升到了1ns的脉宽和相位精度,精准可控,且资源消耗极低。
本文记录描述了如何在仿真集内选择不同的顶层模块。
本章使用一个简单的串口打印来体验一下Vivado Vitis和PS端的特性
机器视觉的概念已经远远超出了简单的相机和显示器。如今,机器视觉描述的是全面的图像处理系统,具有针对特定要求量身定制的各种功能。
64b/66b编码技术是IEEE 802.3 工作组为10G 以太网提出的,目的是减少编码开销,降低硬件的复杂性
AMD 第二代 Versal Prime 系列自适应 SoC 兼具性能和效率,具备更高水平的标量性能和世界领先的可编程逻辑,可实现出色的灵活设计。
AI 驱动型系统正催生指数级算力需求,使得在紧凑的空间和功率限制内设计嵌入式应用变得更具挑战性。设计人员需要支持嵌入式 AI 系统中的所有计算阶段
AM017 表 32 显示了数字监控器属性。其中部分“Bit Field”(位字段)有错误