All node

VPK120板卡修改8A34001时钟频率

本文将详细介绍如何在 VPK120 上修改 8A34001 时钟频率的完整流程,包括所需工具准备、配置修改、文件部署与最终验证,帮助用户快速完成定制化时钟配置。

给 Zynq FPGA 插上树莓派摄像头的翅膀

今天介绍一个将树莓派摄像头与 Zynq FPGA “联姻” 的创意项目。

毫米波波束成形:解锁高频通信的未来

当下,行业对通信网络的要求已不再仅局限于“连接”——更大带宽、更高速率、更广覆盖、更低时延已经成为衡量网络通信的刚性指标。

关于reset_project和reset_project -exclude ip使用

之前群里有一些关于在Vivado中IP综合时出现各种问题,大部分通过reset_project这个TCL命令解决,今天就简单分析一下reset_project这个命令的作用。

莱迪思扩展小型FPGA产品组合,为设计带来更多可能

设计现代嵌入式系统,往往意味着要在诸多严苛限制下开展工作——空间有限、功耗预算紧张、性能需求却不断攀升。

轻松将您的 AMD Versal™ 自适应 SoC 设计项目迁移至 Vivado™ 2024.2

了解 AMD Vivado™ Design Suite 如何利用经过优化的分层设计和多线程处理来充分加快编译速度,以及如何将 Vivado 2024.2 之前的项目迁移到 Vivado 2024.2 或更高版本中

PQC&网络弹性:保护量子时代数据安全

莱迪思的安全专家探讨了量子计算的影响、后量子加密(PQC)在促进网络弹性方面日益增长的必要性

Xilinx Zynq Multiboot技术介绍

FPGA Multiboot(多重启动)是一种允许FPGA在运行时动态切换不同配置映像的技术。这项技术主要应用于Xilinx FPGA(如Virtex、Zynq、Kintex和Artix系列)

智多晶QSGMII IP介绍

QSGMII旨在将4个GMII接口转换为一个统一的5Gb/s速率的SERDES接口,极大地减少了PHY与MAC间连接所需的信号接口数量。

Sigma-Delta ADC简介及应用

ADC — 模数转换器是连接模拟世界与数字世界的桥梁。说到这里,有些朋友会问,我们为什么需要模数转换?为什么需要ADC?