All node

Vivado HLS入门(一)

作者:OpenS_Lee

1 概述

SK电讯部署赛灵思FPGA用于AI加速,超越GPU实现5倍性能 或16倍功耗性能比

赛灵思公司(Xilinx, Inc.,(NASDAQ:XLNX) ) 与 SK 电讯 (SKT) 今天共同宣布:SKT 已在其数据中心中部署赛灵思 FPGA,为其人工智能 (AI) 加速。SKT 的自动语音识别 (ASR) 系统采用赛灵思® Kintex® UltraScale™ FPGA为其声控助手 NUGU 加速。

XDF 演讲征集倒计时!!

最后一天!最后一天!!

1,500+ 创新创业开发者云集的盛会,期待聆听来自您的分享!

Vivado报告指定路径时序

Vivado运行Report Timing Summary时,只显示各个子项目最差的十条路径,很可能并不包含你最关心的路近,这个时候显示指定路径的时序报告就显得很重要了,下面就简单介绍一下Vivado下显示指定路径时序报告的流程。

1.打开布局布线后的结果

汽车雷达传感器和拥挤不堪的无线电频谱: 城市电子战场?

作者:Sefa Tanis

随着汽车雷达越来越普及,城市环境中拥挤不堪的射频频谱将变成一个电子战场。雷达将面临无意或有意干扰的组合式攻击,设计人员必须像在电子战(EW)中一样实施反干扰技术。

Xilinx SDK 初学之——API函数笔记(GPIO函数)

初学Xilinx SDK的开发,下面记录使用到的API函数及自己的理解。若有误,还请指教。

xgpio函数
1、int XGpio_Initialize(XGpio * InstancePtr, u16 DeviceId)

用于汽车ADAS应用的以太网时间敏感网络

作者:John Swanson,Synopsys公司高级产品营销经理

学会System Generator(11)——Black Box调用HDL代码

本文是该系列的第11篇。从前面的设计中可以看出,System Generator最适合的是完成DSP系统的设计,可以大大提高设计效率,而其它设计任务通常仍需要使用HDL模型来设计。

JTAG各类接口针脚定义及含义

JTAG有10pin的、14pin的和20pin的,尽管引脚数和引脚的排列顺序不同,但是其中有一些引脚是一样的,各个引脚的定义如下。

一、引脚定义

Test Clock Input (TCK) -----强制要求1

2018及未来机器视觉趋势展望

传统上,机器视觉是指计算机视觉在工业领域或一些实际应用及处理过程中的使用,其中需要根据视觉系统所做的图像分析,来执行某一功能或结果。视觉系统使用软件来识别预编程的特征,并且基于这些“发现”来触发各种设定的“动作”。描述它的一种最简单方法是:从数字视频和图像数据中自动提取信息。