judy的博客

YunSDR通信小课堂(第31讲)

在实际应用中,数据转换过程会产生噪声和杂散,它们会扭曲和干扰原始信号,影响系统的整体性能。

FPGA助力智能机器人应用

该系列教程由 AMD 的工业架构师 Tomas Thoresen 在 Hackster 上利用 FPGA 进行机器人应用的探索,下面先介绍一下这个项目

[手]撕滑动窗口滤波器

图像处理中最常用的技术之一是使用滑动窗口滤波器,该滤波器在图像上滑动一个 nxn 矩阵并对中心像素进行操作。


8点FFT实现的几个重要特性

前面两篇文章详细介绍了DFT和FFT,今天介绍一下使用Verilog实现8点FFT。

emacs中调用verible lint来检查verilog语法

本文介绍emacs中调用verible lint来检查verilog语法方法。

SystemVerilog用于设计与验证,有哪些好处?

作为硅片上的舞者,人类科技发展的灵魂工程师,我们在IC设计或者FPGA开发过程中,通过VerilogSystemVerilog硬件描述语言

详解Xilinx的10G PCS PMA IP

如果要在XilinxFPGA上使用万兆以太网通信,大致有三种方法构建协议栈。第一种使用GTXSerdes作为底层的PHY

FPGA在AI上的最新成果

下午有个朋友问我,现在AI发展这么快,怎么没听过FPGA有什么动静,难道FPGA就真的搭不上AI这趟列车了吗?

简要讲解Xilinx的SRIO IP的配置参数(高速收发器二十九)

打开srio IP的配置界面,如下图所示,在1处选择使用高级模式。2处设置SRIO的数据链路,包含几路高速收发器,由于后续上板时通过光纤回环


Vivado里如何把emacs设为默认编辑器

习惯了用linux下emacs写代码,最近换到了windows下开发fpga,也想用emacs,怎么办呢?原来在Vivado IDE里就可以设置,但也有一些注意事项。