judy的博客

基于Xilinx的时序分析与约束(1)——什么是时序分析?什么是时序约束?什么又是时序收敛?

这个专栏,我会从时序分析、时序约束和时序收敛3个方面来一起学习基于Xilinx FPGA和Vivado开发平台的FPGA时序相关内容。

FPGA Base 循环、条件生成语句

在FPGA编码的时候,如果多使用生成块语句,敲代码的时间大大减少。但是,代码的可读性会更高。

(更新)什么样的电脑配置跑Vivado FPGA综合最快?

12代酷睿CPU在win10、11下一些问题经过的解决方法(经过实践的)

TCL语法中的array命令

array命令:可以查询一个数组变量中已经定义的元素的信息。

Virtex® UltraScale+™ HBM 使用心得(3)——与DDR对比分析

本文主要是和DDR的对比,对项目前期的选型做一分析。

Xilinx ILA调试——Xilinx 硬件调试ILA

FPGA综合出来的电路都在芯片内部,基本上是没法用示波器或者逻辑分析仪器去测量信号的,所以xilinx等厂家就发明了内置的逻辑分析仪

KV260单板PS控制设置IIC开关芯片

在KV260单板中有一个IIC控制的4选1路开关芯片TAC9546A,使用时通过IIC设置该芯片选择IIC通道,PS中输出一路IIC可以控制4路IIC设备。

从底层结构开始学习FPGA----Xilinx 7 系列 FPGA 的逻辑优势

这篇文章主要是通过介绍7系列与之前产品的对比,来展示7系列产品的基本逻辑单元的优点。

TCL语法中的错误和异常

tcl脚本提供了错误和异常处理机制,error可以看做是异常的特例,毕竟导致脚本被终止,除了error还有break、continue、return等。

Virtex® UltraScale+™ HBM 使用心得(2)——性能

在上一篇关于HBM的介绍中,详细介绍了HBM的架构和配置,这里再记录下HBM另一个重要的特性——性能。