跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
下载中心
【下载】VCU129 评估板用户指南
Xilinx VCU129评估套件设计用于Virtex UltraScale+™ XCVU29P-L2FSGA2577EES9818 FPGA,能够评估和开发56G PAM4应用。该评估套件设有多个常见的高速互连、板载存储器以及PCIe Gen 3接口。
2020-09-04 |
UG1318
,
VCU129
,
用户指南
Rapanda 流加速器 - 实时流式 FPGA 加速器解决方案
Rapanda 提供了在 FPGA 上运行的内联端到端流管道。Rapanda 为即将到来的 Event Tsunami 提供大数据流处理和机器学习的加速。
2020-09-04 |
Rapanda
,
FPGA加速器
UltraFAST 设计方法指南(适用于 Vivado Design Suite)(中文版)
本文描述了用于实现赛灵思 FPGA 器件资源的有效利用以及在 Vivado® Design Suite 中加速设计实现和时序收敛的推荐设计方法论。提供推荐方法背后的原理,以支持用户制定出明智的设计决策。
2020-09-02 |
UG949
,
UltraFAST
,
时序收敛
,
v2020.1
SDV 研讨会课件下载与答疑精选
8月27日,我们与风河公司共同举办的“软件定义汽车(SDV):实时操作系统赋能自动驾驶”研讨会受到了大家的广泛关注。会上有观众提出了许多极具建设性的问题,小编在这里贴心地为大家总结了会上的提问,并给予了专业答复
2020-09-02 |
软件定义汽车
【下载】BBRAM和eFUSE编程应用笔记
本文提供了在Zynq® UltraScale+™器件中对BBRAM和eFUSEs进行自我编程的方法。
2020-09-01 |
XAPP1319
,
BBRAM
,
EFuse
GRegeX 12.8GB/s解决方案
正则表达式是特殊编码的文本字符串,用作匹配字符串集的模式。GRegeX 是一个在 FPGA 芯片上实现标准正则表达式算法的实现方案,可使用单个 IP 核实现 12.8 Gb/s 的吞吐量。
2020-08-27 |
GRegeX
使用SPI闪存与7系列FPGA的应用说明
本应用说明介绍了选择串行外设接口(SPI)闪存作为Xilinx 7系列FPGA的配置存储器存储的优势以及实现该解决方案的细节。
2020-08-25 |
XAPP586
Hyperon — 大数据应用的硬件加速解决方案
Grovf 现在提供其卸载引擎 Hyperon,它是一组在 FPGA 芯片上实现的基本编程算法,与简单易用的主机驱动程序集成。Hyperon 提供算法的加速版本,例如:正则表达式(RegEx,几乎完全支持)、文本相似性匹配、搜索、排序、线性代数(矩阵转置、点积、范数平方、矩阵相乘)以及无损数据压缩等
2020-08-25 |
Hyperon
,
硬件加速
适用于 Xilinx Ultrascale+ FPGA 的 PMBus 稳压器参考设计
此参考设计采用 TPS53681 多相控制器和CSD95490Q5MC 智能功率级,可实现为 Xilinx Virtex Ultrascale+ FPGA 的 0.85V、200A VCCINT 轨供电的高性能设计。该控制器的次级输出可用于为FPGA 的辅助轨供电。智能功率级和集成 PMBus便于轻松设置输出电压和遥测关键设计参数
2020-08-19 |
TIDA-050020
,
PMBus
Memcached 数据库服务器解决方案
Memcached 是一款高性能内存对象高速缓存系统,由 Facebook、Flicker、Wikipedia 和其它大流量网站使用。Memcached 作为 Web 服务器和数据库之间的高速缓存层,可缩短服务器的响应时间。 FPGA 计算实例现在部署在数据中心,以加速以网络为导向的工作负载。
2020-08-19 |
Alveo加速卡
,
数据库服务器
,
Memcached
Virtex UltraScale+ FPGA 数据手册:DC 和 AC 开关特性
赛灵思 Virtex® UltraScale+™ FPGA 支持 -3、-2 和 -1 速度等级,其中 -3E 器件性能最高。-2LE 器件可以 0.85V 或 0.72V 的 VCCINT 电压工作,并提供更低的最大静态功耗。使用以 VCCINT = 0.85V 工作的 -2LE 器件时,L 器件的速度规格与 -2I 速度等级相同。
2020-08-18 |
DS923
,
Virtex-UltraScale
MAU 加速器解决方案
MAU 加速器可实现确定性的低尾时延和高吞吐量,无需在二者之间做权衡。这不仅有助于在给定的时延内使用更高质量的模型,而且还可显著节省基础架构成本并大幅降低能耗。 MAU 加速器运行在 Alveo U250 上,支持基于 ONNX 的行业标准开发流程
2020-08-17 |
Alveo-U250
,
MAU加速器
适用于 Xilinx Zynq UltraScale+ MPSoC 应用的电源参考设计
此参考设计是一款可配置电源解决方案,用于在各种用例中对整个 Xilinx® Zynq® UltraScale+ (ZU+) 系列MPSoC 器件进行处理。TPS65086x PMIC 拥有各种版本,因而此设计能够为从具有双核 Arm® Cortex®-A53应用处理器和双核 Arm Cortex-R5 实时处理器的基本ZU2CG 器件到更高端的 ZU7EV、ZU19EG 和ZU21DR 器件供电
2020-08-17 |
电源参考设计
,
TPS65086x
通过使用基于PDN共振峰的最坏情况数据模式来分析电源完整性对 FPGA DDR4 存储器接口中的信号完整性的影响
在基于供电网络 (PDN) 的共振峰创建的布局前、布局后和系统验证数据模式中分析电源完整性对 FPGA DDR4存储器接口中的信号完整性的影响。使用 FPGA 配置的矢量网络分析仪 (VNA) 测量 PDN 阻抗曲线。创建多个测试数据模式,以便将电源的电流频谱分量与 PDN 共振峰叠加在一起,并演练传输线多次反射累积效应
2020-08-14 |
信号完整性
,
ZCU102
,
DDR4
,
每日头条
BBRAM和eFUSE的内部编程应用笔记
本文提供一个示例,演示如何在UltraScale™和UltraScale +™FPGA中对BBRAM和eFUSE进行内部编程。
2020-08-13 |
XAPP1283
,
EFuse
,
BBRAM
,
每日头条
第一页
前一页
…
16
17
18
…
下一页
末页