Xilinx的COE文件格式有区别

Xilinx的FIR的COE文件应该是这样的:

fileID = fopen('fir_h.coe','w');
fprintf(fileID,'%s\n%s\n','radix=10;','coefdata=');
fprintf(fileID,'%.0f,\n',h);
fclose(fileID);

radix=10;
coefdata=
            -809,
           -1746,
           -1540,
            1874,
            9528,
           19918,
           29092,
           32767,
           29092,
           19918,
            9528,
            1874,
           -1540,
           -1746,
            -809;

毫米波​(mmWave):​频​段​之战

无线​设备​和​其​处理​的​数据​量​每年​都​呈​指数​递增​(53% 复合​年​增长​率​。​随着​这些​设备​产生​并​处理​的​数据​量​越来越​多,​连接​这些​设备​的​无线​通信​基础​设施​也​必须​持续​发展​才能​满足​需求。​如​图 1 所​示,​4G 网络​频​谱​效率​的​提高​已经​不足​以​提供 3GPP[2] 定义​的​三大​高级 5G 用例​所需​数据​速率​的​阶梯​函数​了

初学verilog纪要

Verilog HDL (Hardware Description Language) 是一种硬件描述语言,可以在算法级、门级到开关级的多种抽象设计层次上对数字系统建模。它可以描述设计的行为特性、数据流特性、结构组成以及包含响应监控和设计验证方面的时延和波形产生机制

从边缘至云端的工业解决方案——3D打印机

3D 打印领域正在材料与工艺、速度与复杂性,以及从制造商到大规模制造的商业模式等多个领域迅速发展。Xilinx SoC 和 FPGA 可为 3D 打印机设计人员和最终用户提供大量决定性优势

【分享】MPSoC Linux CCI Cache 同步设计

为了使相关传输被CCI监听,需要设置寄存器lpd_apu的最低两位为1,而且必须在A53处于复位态时设置。我们利用MPSoC BootROM在加载时设置寄存器lpd_apu。
为了用MPSoC BootROM在加载时设置寄存器lpd_apu,需要准备寄存器初始化文件,并且使用寄存器初始化文件创建启动文件boot.bin

图像处理二:HDMI显示(一)

做图像处理没有显示怎么能行,所以用两章来介绍HDMI的协议以及编码实现。HDMI的编码,仿真和调试会花费较长时间,特别是第一次在windows环境下部署UVM环境,对于刚刚入门UVM的我来说,这块也花费了很长时间。截止目前设计和仿真的代码都已经做完。所以这章主要介绍HDMI的协议以及设计的架构,之后再用一章来介绍HDMI的实现和驱动编写

全面拥抱万物智能的世界 赛灵思打造灵活应变的平台

当下,数字经济蓬勃发展,作为驱动数字经济发展的技术推动力——5G和AI也在不断革新。作为FPGA的发明者,赛灵思公司将企业使命定位为“打造灵活应变,万物智能的世界”,致力于通过公司的转型和全新类型产品的打造,赋能所有的创新者以高性能且灵活应变的智能计算平台,加速其创新事业

Zynq UltraScale+ RFSoC: RF 采样数据转换器的关键参数 - 看看你catch到几个?

近期有大量面向软件定义无线电 (SDR) 应用设计的新型 RF 采样数据转换器被开发出来,但是传统数据转换器使用的参数不能完整地特征化 RF 采样转换器。白皮书将一并介绍传统数据转换器和新型 RF 采样数据转换器的规格,同时提出适用于 RF 采样转换器的参数。

【下载】SDAccel 方法指南 (中文版) (v2019.1)

本指南适用于希望使用 SDAccel 开发环境创建 FPGA 加速应用程序的软件开发者和 RTL 设计师。它向开发者介绍了基于 FPGA 加速的基本概念,并描述了以最佳性能加速应用程序的逐步方法。

错过 MWC19 的朋友看这里,Xilinx 5G 方案视频来了

2019 年 6 月 26 - 28 日,上海新国际展览中心汇聚了来自海内外最顶尖的通信设备和方案商。在这里 5G 成为最热门的话题。各种基于 5G 的方案和应用层出不穷,小编知道有很多朋友由于各种原因与此次盛会错过了。但是现在不用遗憾了,你们可以动动手指即可了解到赛灵思面向 5G 无线通信最新的两大应用演示