YunSDR通信小课堂(第11讲)

当信号被量化时,在ADC的每个采样时刻获得的幅度值被映射到一组离散的可能幅度电平中的一个。因此,在采样和量化过程的输出端

使用 Vitis 进行嵌入式设计开发用户指南

AMD Vitis™ 工具套件包含多种设计技术,用于开发以 AMD 器件为目标的异构嵌入式应用。

FPGA+GPU+CPU国产化人工智能平台

平台采用国产化FPGA+GPU+CPU构建嵌入式多核异构智算终端,可形成FPGA+GPU、FPGA+CPU、CPU+GPU等组合模式

如何编写 RTL 实现时序收敛

实现时序收敛的关键要素之一是确保我们编写出能够充分利用设备架构特性和实现工具功能的优质代码。让我们来看看可以帮助我们提供更好质量代码的几个方面。


第二代 AMD Versal Premium 系列:更快速数据流程,解锁洞察

第二代 AMD Versal Premium 系列提供了全新水平的存储器和数据带宽,具备 CXL® 3.1、PCIe® Gen6 和 DDR5/LPDDR5X 接口功能

使用SystemC实现完整的AXI4协议

在本文中,我们将继续探讨,介绍如何用SystemC实现完整的AXI4协议,以实现DMA的测试。

使用高云小蜜蜂GW1N-2实现MIPI到LVDS(DVP)转换案例分享

今天要分享的是一个简单的MIPILVDSDVP)接口转换的案例。目的就是要把低成本FPGA的应用潜力充分利用起来。

YunSDR通信小课堂(第10讲)

将模拟信号转换为数字等效信号时发生的两个过程分别是采样和量化。可以将采样视为将信号的时间轴转换为一组离散时刻

无缝AI传感新纪元:PolarFire®携手NVIDIA®打造高效安全传感器桥接方案

PolarFire®以太网传感器桥接器携手NVIDIA® Holoscan来啦!它超节能、协议转换溜到飞起,还自带高安全性与SEU免疫力!

使用 IP 核和开源库减少 FPGA 设计周期

很多FPGA厂商都在自己EDA工具里嵌入IP减少FPGA项目的开发周期,使用 IP 是一种有助于实现按时、高质量且经济高效的项目交付的方法