典型DPD应用模数转换器(ADC)中集成的缓冲器和放大器通常是斩波型。有关这种斩波实现的例子,可参见AD7124-8 和AD7779数据手册。需要这种斩波技术来最大程度地降低放大器的失调和闪烁噪声(1/f ),因为与其他工艺(如双极性工艺)相比,CMOS晶体管噪声高,难以匹配。通过斩波,放大器的1/f和失调转换到较高频率,如图1所示。在斩波转换过程中,开关的电荷注入会引起电流尖峰,...
ADC
DSP基础3.2 量化 当信号被量化时,在ADC的每个采样时刻获得的幅度值被映射到一组离散的可能幅度电平中的一个。因此,在采样和量化过程的输出端,模拟信号在时间和幅度上都被离散化了——换句话说,它被转换为数字信号。3.2.1 量化过程 如图3.8所示,是一个以线性方式完成的量化过程。因此,...
作者:数字站AD7606是ADI的一款8通道16位同步采样的ADC芯片,最大采样率可以得到200KSPS,模拟输入电压范围最大可以选择±5V或者±10V,采用5V单电源供电,通信接口有并口和SPI串口两种可选。这是一款特别好用的芯片,同步采样表示8个通道可以同时工作,且采样率都为200KSPS,相当于8个独立的单通道ADC。同时只需要5V单电源供电,也能采集负电压,简化PCB设计。如下图所示,...
作者:数字站整体概括最近调试了一款音频采集芯片wm8731,包含两路音频输入(ADC)和一路音频输出(DAC),音频芯片与主控芯片通过I2S接口传输ADC采集的数据和DAC驱动数据。本文简要讲解一下I2S协议,该协议包含ADCRC(ADC采集数据的左右声道指示信号)、DACRC(DAC采集数据的左右声道指示信号)、BCLK(位数据对齐时钟)、ADCDAT(ADC输出数据)、DACDAT(...
文章来源: FPGA技术实战引言:本文描述了ADC和FPGA之间LVDS接口设计需要考虑的因素,包括LVDS数据标准、LVDS接口数据时序违例解决方法以及硬件设计要点。1. LVDS简介1.1 什么是LVDS?LVDS(低压差分信号)标准是业界流行的差分数据传输标准,它是双线、低摆幅差分信号。其优点包括以下几点:•低电源电压运行•高速数据传输•良好的共模噪声抑制•噪音产生更少图1:...
文章来源:FPGA技术实战引言:本文介绍FPGA与高速ADC接口方式和标准以及JESD204与FPGA高速串行接口。1. 高速ADC与处理器互联需要权衡的因素如图1所示,ADC模数转换器可以与微控制器、DSP、FPGA以及ASIC均可以实现互联,在进行选择时,需要考虑以下因素:设计要求的信号处理和转换器性能、开发成本、IO接口速率、开发的便利性以及器件材料成本。图1:...
作者:Duoqiang Liu 来源:FPGA算法工程师早期的通信系统使用数字信号处理器IC来产生kHz带宽的基带信号,所有的RF调制(以及随后的RF滤波和RF放大等)都是使用离散模拟组件进行的。RFSoC平台可能是最先进的现代无线通信平台,可以使用FPGA可编程逻辑内核生成GHz的带宽信号,这意味着上变频、滤波、数字预失真(DPD)甚至射频载波调制都可以通过数字方式进行。...
本文转载自: 雷达通信电子战的微信公众号目前,用来量化ADC动态性能的六个技术指标分别为SINAD(信号与噪声失真比),ENOB(有效位数),SNR(信噪比),THD(总谐波失真),THD+N(总谐波失真+噪声),和SFDR(无杂散动态范围)。针对上述六个技术指标,尽管大多数的ADC制造商采用相同的定义,但是仍有例外。通过这些技术指标能够比较不同ADC的性能,重要的是,...
采集时间
采集时间是从释放保持状态(由采样-保持输入电路执行)到采样电容电压稳定至新输入值的1 LSB范围之内所需要的时间。采集时间(Tacq)的公式如下:
混叠
根据采样定理,超过奈奎斯特频率的输入信号频率为“混叠”频率。也就是说,这些频率被“折叠”或复制到奈奎斯特频率附近的其它频谱位置。为防止混叠,必须对所有有害信号进行足够的衰减,使得ADC不对其进行数字化。欠采样时,...
作者:Debug, 来源:轩哥谈芯
在如今的电路设计中,绝大部分的场景都是数字和模拟的混合电路设计,而混合电路的中间连接通道一定离不开ADC和DAC。
比如我们日常使用的遥控器,其摇杆的内部就是一个滑动变阻器的原理,有些高档一点的设计会使用线性霍尔的设计来提高可靠性和性能,但这些摇杆的信号最终要想进入到数字系统中参与运算,那么就一定需要对变阻器或者霍尔输出的模拟信号进行量化,...
合成孔径雷达(SAR)是一种用于遥感应用的主动成像传感设备,可以在各种天气条件下获得广域图像。SAR成像使用安装在移动平台上的天线,通过对接收回波的处理,可获得更大的合成天线孔径,从而提高方位分辨率。
某一特定频段的雷达通常具有不同于其他频段雷达的性能、特点和应用场合。例如,众所周知,穿透能力基本取决于微波频率[1]。通常,穿透距离与微波频率成反比。频率越高,穿透深度越低。此外,...
本文给大家分享串行ADC布局布线设计要点!
一、PCB布局设计注意要点:
①电源部分尽量远离AD与时钟部分。
②电源部分,主芯片FPGA,时钟部分尽量放同一面,AD部分放一面,这样既能减弱数字部分的信号对AD部分的干扰,又能方便结构统一做散热;(此设计点是限于板子空间小的情况下处理)。
③AD芯片与时钟芯片的LDO电源要靠近各供给模块芯片放置。
④...
本文转载自:Vuko-wxh的CSDN博客配置ADC相关工作状态XRFdc_SetDecimationFactor函数原型u32 XRFdc_SetDecimationFactor(XRFdc *InstancePtr, u32 Tile_Id, u32 Block_Id, u32 DecimationFactor...
本文转载自:Vuko-wxh的CSDN博客配置RFDC工作状态(ADC、DAC均适用)XRFdc_SetMixerSettings函数原型u32 XRFdc_SetMixerSettings(XRFdc *InstancePtr, u32 Type, u32 Tile_Id, u32 Block_Id, ...
本文转载自:Vuko-wxh的CSDN博客前言本文主要介绍关于RF数据转换器的ADC状态指示函数的相关使用方法。获取ADC相关工作状态XRFdc_GetDecimationFactor函数原型u32 XRFdc_GetDecimationFactor(XRFdc *InstancePtr, u32 Tile_Id, u32 ...
文章转载自: 明德扬FPGA科教 明德扬(MDY)在2022年承担了多个高速ADC研发项目,今天给大家分享下高速ADC噪声系数计算方法。 首先在AD选型时,我们最关心的一个指标就是AD的信噪比(SNR),这项指标直接影响了抗干扰板的噪声系数。噪声系数(NF)的计算过程如下: 图1为ADC采样过程的一个简易模型。...
来源:内容由半导体行业观察(ID:icbank)编译自allaboutcircuits为确保系统满足所需的精度规范,透彻了解不同的误差源非常重要。决定信号链精度的最关键要素之一是A/D 转换器 (ADC),这是本文的重点。请记住,ADC 的精度可以用绝对精度、相对精度和总未调整误差 (TUE)来表征。一个偶尔让年轻工程师感到困惑的常见问题是:精度与分辨率有何关系?例如,我的 12 位 ADC...
本文转载自:Vuko-wxh的CSDN博客前言RFSoC中最重要的部分是射频直采ADC和DAC的配置,除了前文介绍的DAC和ADC的基本功能以外,还有其他的相关功能和配置,可以用于配置射频数据转换器,本文参考官方手册,主要对正交调制器校正、粗延迟设置、动态更新配置、PLL以及中断处理操作进行介绍。正交调制器校正当使用外部模拟正交混频器设备时,必须使用一对转换器(RF-ADC 或 RF-DAC)...
版权声明:本文为CSDN博主「ZYNQRFSOC」的原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接及本声明。原文链接:https://blog.csdn.net/zhu41/article/details/123624007 RFSOC-27DR产品是基于Zynq UltraScale + RFSoC ZU27DR主芯片(IC内部已集成高速ADC和DAC)...
本文转载自:Vuko-wxhwxh的CSDN博客注:本文由作者授权转发,如需转载请联系作者本人前言RFSoC中最重要的部分是射频直采ADC和DAC的配置,因此了解内部相关原理结构可以帮助我们更好理解相关功能配置参数含义。本文参考官方手册,主要对RFSoC的ADC内部结构以及数字步进衰减器和过压功能进行介绍。RF-ADC简介tile 中的每个 RF-ADC 都有自己专用的高性能输入缓冲器,...
作者: 熊猫君Hello Panda,来源:ZYNQ分享客应用笔记简要描述Xilinx Zynq 系列器件XADC的相关资源及若干种应用。参考文档:(1) ug480:7Series_XADC.pdf;(2)xapp795:driving-xadc.pdf(3)xapp554:xadc-layout-guidelines.pdf(4)xapp1203:post-...
ADC 服务的一些应用包括超高速多载波蜂窝基础设施基站
RS码是一种常用的纠错编码,本文主要介绍如何在vivado环境下利用RS IP核实现RS码的编译码。
RS Encoder
首先对IP核的基本参数进行设置,需要配置数据的位宽,以及RS码的(k,n)参数。
打开IP核的数据手册
RS Encoder核的所有引脚如下图所示,...
本视频教程阐述了如何创建一个Vivado工程,以及如何基于VHDL设计案例和EV12AQ600-ADX-EVM演示板,在Kintex Ultrascale FPGA上实现ADX4 IP。本教程还介绍了加载FPGA比特流、使用Vivado检索ADX4 IP处理的采样数据以及使用Python图形用户界面(GUI)分析SFDR性能的所有步骤。
立即获得无需设计的动态性能增益
新的EV12AQ600/605-ADX4器件选项具有集成的ADX4许可证密钥,可提高高达6.4 GS/s(单通道模式)的峰值运行时的动态性能。
ADX4 - 与Xilinx Kintex® Ultrascale FPGA兼容的后处理算法可在宽带应用中提供高达10 dBFS的SFDR动态杂散抑制和接近1个有效位的额外分辨率。...
本视频带您学习如何简单地下载并创建Vivado工程,实现ADC EV12AQ600/605的串行接口,并缩短您的开发时间。学习如何使用Python脚本、Vivado硬件管理器和Vivado集成的逻辑分析仪(ILA)接收采样。学习如何测试ESIstream串行接口是否正常工作。
作者:Ian Beavers,ADI应用工程师
许多通讯系统、量测仪器和讯号撷取系统,需要同时透过多个模拟数字转换器(ADC)对模拟输入讯号进行采样。由于这些输入讯号各自有不同的延迟,所以必须对输入的采样资料做同步处理。为满足低电压数字讯号(LVDS)和并行输出ADC的需要,延迟不一致的问题,对系统设计人员而言是一个难题。
最新的JEDEC接口标准JESD204B提供一个方法,...
作者:Michael Jones ,ADI电气设计工程师;Travis Collins,ADI软件支持工程师;Charles Frick,ADI应用工程师
藉由在数字化组件IC中整合DSP模块的系统,实测证明能提供卫星通讯等应用所需的多信道幅度和相位均衡,采用pFIR数字滤波器和DUC/DDC NCO相位偏移的方法,相较将DSP模块整合到FPGA中,可节省尺寸、重量与功耗。...
在本视频中,我们展示了在 XCZU47DR 器件的双模块中使用两个 5GSPS ADC 的 10GSPS ADC 性能。
使用 Vivado IP integrator,在 RF Data Converter IP 中为 Zynq™UltraScale +™RFSoC 配置 ADC 的步骤。
无论是设计测试和测量设备还是汽车激光雷达模拟前端(AFE),使用现代高速数据转换器的硬件设计人员都面临高频输入、输出、时钟速率和数字接口的严峻挑战。问题可能包括与您的现场可编程门阵列(FPGA)相连、确信您的首个设计通道将起作用或确定在构建系统之前如何对系统进行最佳建模。
本文中将仔细研究这些挑战。
快速的系统开发
开始新的硬件设计之前,...
概述
ADC和DAC是FPGA与外部信号的接口,从数据接口类型的角度划分,有低速的串行接口和高速的并行接口。FPGA经常用来采集中高频信号,因此使用并行ADC和DAC居多。本文将介绍如何使用FPGA驱动并行ADC和并行DAC芯片。
并行接口包括两种数字编码方式:带符号数signed与无符号数unsigned。本文还将介绍使用不同编码方式的ADC与DAC时需要注意的问题。...
本篇咱们继续以ADI公司的多通道高速ADC—AD9639为实例,向大家演示FPGA是如何通过SPI协议向该ADC读写寄存器配置数据的。如下图所示为AD9639的功能框图,不难发现其SPI接口既可以实现三线模式也可以实现四线模式,本篇将以上篇的4线模式为背景,演示3线模式。
既然是实例操作,就必须与硬件相结合。如下图所示为本人以前设计的一款8通道、150MHz采样频率的数据采集卡...
前端时间写过几篇关于FPGA通过SPI接口配置ADC的文章,收到了很多朋友的意见和建议,如今实现方式上又有了很大改进。因此笔者打算再更新几篇关于这方面的内容,并且为了不和以前的内容重复,这次主要以实际操作为主,一些基本的概念就不介绍了。
本篇以ADI公司的多通道高速ADC—AD9639为实例,向大家演示FPGA是如何通过SPI协议向该ADC读写寄存器配置数据的。...
现代高速模数转换器(ADC)已经实现了射频(RF)信号的直接采样,因而在许多情况下均无需进行混频,同时也提高了系统的灵活性和功能。
传统上,ADC信号和时钟输入都采用集总元件模型来表示。但是对于RF采样转换器而言,其工作频率已经增加至需要采用分布式表示的程度,那么原有的方法就不适用了。
本系列文章将从三个部分入手,说明如何将散射参数(也称为S参数)应用于直接射频采样结构的设计...
作者:Art Pini,Digi-Key 北美编辑
我们处在一个由数字计算机控制的模拟世界里。因此,物联网 (IoT) 设备的设计人员需要将模拟值高效地转换为采样数字表示。答案看似简单,使用一个前置的模数转换器 (ADC) 便能解决问题,然后 ADC 并非千篇一律。因此,设计人员需要了解各种拓扑,以及它们与应用的对应关系。
例如,ADC 可能设计用来优化采样率、功耗和精度等不同特征。...
作者:Joe DeLaere,赛灵思 Zynq UltraScale+ RFSoC 套件产品市场经理
赛灵思推出了新款 Zynq UltraScale+ RFSoC ZCU111 评估套件,用于支持 RF 级模拟设计评估,便于广大用户亲身尝试这款颠覆性技术。该套件属于同类首创,采用 Zynq UltraScale+ RFSoC ,整合了多 Gb ADC 和 DAC 采样功能以及 FPGA...
ADC
ADC是模数转换器转换器 的供应商的英文简称,是一种能将模拟信号转变为数字信号的电子元件。通常是将信号采样并保持以后,再进行量化和编码,这两个过程是在转化的同时实现的。
ADC的转换步骤
模数转换一般要经过采样、保持和量化、编码这几个步骤。在实际电路中,有些过程是合并进行的,如采样和保持,量化和编码在转换过程中是同时实现的。
采样定理:...