智多晶 HqFpga 接入 DeepSeek 大模型,AI 晶小助上线!
judy 在 周四, 06/05/2025 - 09:51 提交
智多晶正式宣布旗下 FPGA 设计工具 HqFpga 接入 DeepSeek 大模型,并推出 FPGA 设计专属 AI 助手——晶小助!
智多晶正式宣布旗下 FPGA 设计工具 HqFpga 接入 DeepSeek 大模型,并推出 FPGA 设计专属 AI 助手——晶小助!
一个AI引擎程序必须包括一个用C++编写的数据流图规范。自适应数据流(ADF)图是具有单个AI引擎内核或通过数据流连接的多个AI引擎内核的网络
今年是首款商用现场可编程门阵列( FPGA )诞生 40 周年,其带来了可重编程硬件的概念。通过打造“与软件一样灵活的硬件”,FPGA 可重编程逻辑改变了半导体设计的面貌
长期以来,量子计算在计算机科学领域都被视为一项遥远的技术。许多从业者产经常挂在嘴边的一句话是:量子技术的普及和广泛应用“仅需五年时间”
AXRF49 通过内建的 16 路 14 位 DAC(最高 9.85GSPS)与 16 路 14 位 ADC(最高 2.5GSPS),实现了 sub-6GHz 频段内的直接射频采样与发射
通过全新资源中心,可轻松访问丰富的教程、演示及更多资源。参阅实用指南和真实设计示例,快速调试硬件可编程逻辑设计。
本文讲述如何在根文件系统 (rootfs) 中添加自定义配方和层以及如何在其中包含多个程序包。
AXRF49 采用 AMD 公司的 RFSoC Gen3 系列 ZU49DR 主芯片,支持16 路14 位 RF-ADC 输入,最大采样率可达 2.5GSPS,16 路 14 位RF-DAC 输出,最高采样率可达 9.85GSPS
西安智多晶微电子有限公司自主研发的 Seal 5000、Sealion 2000 系列 FPGA/CPLD 芯片正式通过工业和信息化部电子第五研究所的评估认证
本文介绍了莱迪思FPGA如何赋能系统设计,特别是如何降低系统的BOM成本。通过集成莱迪思的FPGA解决方案,您可以构建一个经济高效的随机拣选系统。