All node

可编程器件的安全和防篡改挑战

本文分析了FPGA可能暴露的主要漏洞,并介绍了可编程器件制造商所采用的作为防篡改措施的技术。

Xilinx 7系列FPGA PCB设计指导(一)

本文讨论当前PCB技术的基础,重点是物理结构和常见假设

AMD发布首款搭载专用AI硬件的x86处理器!

本文将研究该处理器上专用AI硬件背后的原理,深入研究AMD Ryzen AI引擎的细节

Xilinx Srio IP学习笔记之初识Srio

因为工作原因,需要对rapidio 的协议进行了解,在xilinx的IP核中,是对应着Serial RapidIO Gen2 这个IP核

FPGA设计中的串并和并串转换

串并、并串转化也是FPGA设计中常见的基本问题,相对来说比较简单

基于Xilinx的时序分析与约束(7)----非理想时钟的特性约束

为了更精确地进行时序分析,设计者还必须设定一些与运行环境相关的可预测变量和随机变量

几种常见的关于SEM IP的冲突

SEM IP是一种比较特殊的IP。它的基本工作就是不停地后台扫描检测FPGA配置RAM中的数据

科普:一文看懂RS232和RS485通信总线

RS-232接口符合电子工业联盟(EIA)建立的串行数据通信接口标准

安富利AMD KV260技术培训,助力大湾区人才队伍振兴

该培训围绕AMD的KV260视觉入门开发套件开展了一场学习分享会

Hold Time违例,该如何解决

首先,从理论上讲,Hold Time违例,是因为时钟绕的太远,到达时间太晚